Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

23.3.1. Genlock Controller IPのインターフェイス

表 365.  Genlock Controller IPのインターフェイス
名前 方向 説明
クロックとリセット
vcxo_clock 入力 1 入力VCXOクロック
vcxo_reset 入力 1 入力VCXOリセット
ref0_clock 入力 1 入力リファレンス # 0 クロック
ref0_reset 入力 1 入力リファレンス # 0 リセット
ref1_clock 入力 1 入力リファレンス # 1 クロック
ref1_reset 入力 1 入力リファレンス # 1 リセット
ref2_clock 入力 1 入力リファレンス # 2 クロック
ref2_reset 入力 1 入力リファレンス # 2 リセット
ref3_clock 入力 1 入力リファレンス # 3 クロック
ref3_reset 入力 1 入力リファレンス # 3 リセット
cpu_clock 入力 1 制御インターフェイス・クロック
cpu_reset 入力 1 制御インターフェイス・リセット
制御インターフェイス
av_mm_control_agent_address 入力 7 Avalonメモリーマップド・エージェントのアドレス
av_mm_control_agent_write 入力 1 Avalonメモリーマップド・エージェントの書き込み
av_mm_control_agent_writedata 入力 32 Avalonメモリーマップド・エージェントの書き込みデータ
av_mm_control_agent_byteenable 入力 4 Avalonメモリーマップド・エージェントのバイトイネーブル
av_mm_control_agent_read 入力 1 Avalonメモリーマップド・エージェントの読み出し要求
av_mm_control_agent_readdata 出力 32 Avalonメモリーマップド・エージェントの読み出しデータ
av_mm_control_agent_readdatavalid 出力 1 Avalonメモリーマップド・エージェントの読み出し有効
av_mm_control_agent_waitrequest 出力 1 Avalonメモリーマップド・エージェントの待機要求
外部出力コンジット
vcxo pwm 出力 1 外部VCXOを制御するためのスリーステートPWM出力
locked 出力 1 IPがリファレンス・クロックとVCXOの間でゲンロックを達成しているかどうかを示すレベル信号
Genlock Profiler Input Conduits
vid_rx_ref_tim 入力 1 トグルSOF信号を受信
vid_tx_ref_tim 入力 1 トグルSOF信号を送信
Genlock Profiler出力コンジット
GPO bus 出力 8 ゲンロック・エラー・マッピング汎用出力 (GPO) バス