インテルのみ表示可能 — GUID: pwl1620896321757
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: pwl1620896321757
Ixiasoft
7.2. Protocol Converter IPのパラメーター
IPは、コンパイル時パラメーターを提供します。
名前 | 値 | 説明 |
---|---|---|
Bits per color sample | 8~16 | 各カラーサンプルを表すビット数 |
Number of color planes | 1~4 | ピクセルあたりのカラーの数 |
Number of pixels in parallel | 1~8 | クロックサイクルごとに送信されるピクセル数。入力または出力インターフェイスのいずれかがAvalon Streaming Videoプロトコルを使用する場合、並列ピクセル数は2の累乗である必要があります。 |
YCbCr 444 color swap | オンまたはオフ | オンにすると、4:4:4クロマでYCbCrデータを送信するときに、Avalon Streaming VideoおよびIntel FPGA Streaming Videoの間のカラープレーン順序の違いが自動的に訂正されます。 |
Control settings | ||
Memory-mapped control interface | オンまたはオフ | オンにすると、Avalonメモリーマップド制御エージェント・インターフェイスがランタイム時に設定を更新できるようになります。 |
Separate clock for control interface | オンまたはオフ | Avalonメモリーマップド制御エージェント・インターフェイスの別個のクロックドメインをオンにします。 |
Debug features | オンまたはオフ | Avalonメモリーマップド制御エージェント・インターフェイスのデバッグ機能をオンにします。 |
Pipeline Optimization | ||
Pipeline ready signals | オンまたはオフ | 追加のパイプライン・レジスターを、AXI4-StreamまたはAvalon Streaming Ready信号に追加するにはオンにします。このオプションをオンにすると、プロトコル・コンバーターのタイミングを近づけやすくなり、より高い動作クロック周波数を達成できる可能性があります。ただし、ALMの使用量が増える可能性があります。 |
Interface Protocols | ||
Input protocol variant | Avalon Streaming Video、Intel FPGA Streaming Video Full、またはIntel FPGA Streaming Video Lite | 入力インターフェイスのプロトコルを選択します。 |
Output protocol variant | Avalon Streaming Video、Intel FPGA Streaming Video Full、またはIntel FPGA Streaming Video Lite | 出力インターフェイスのプロトコルを選択します。 |
Avalon Streaming Video Input Settings | ||
How Avalon-ST Video user packets are handled | No user packets expected at the inputまたは Discard all user packets received | 入力ストリームにユーザーパケットが含まれないことが予想される場合は、No user packets expected at the inputを選択し、これらのパケットを破棄するために必要なALMリソースを保存できます。 |
Video color space | RGBまたはYCbCr | 入力プロトコルがAvalon Streaming Videoで、Avalon memory-mapped control agent interfaceをオンにしない場合は、受信ビデオのカラースペースを指定する必要があります。 |
Video chroma sampling | 444、422、または420 | 入力プロトコルがAvalon Streaming Videoで、Avalon memory-mapped control agent interfaceをオフにする場合は、受信ビデオのクロマ・サンプリングを指定する必要があります。 |
Intel FPGA Streaming Video Lite input settings | ||
Enable low latency mode | オンまたはオフ | 入力プロトコルがIntel FPGA Streaming Videoの場合、このパラメーターは各ビデオフレームの終了時のProtocol Converterの動作を決定します。 |
Intel FPGA Streaming Video Full input settings | ||
How Intel FPGA Streaming Video aux packets are handled | Disable aux input、Discard all aux packets received、Pass all aux packets through to the output | 入力プロトコルがIntel FPGA Streaming Videoの場合、IPが補助パケットを処理する方法を選択します。 |
図 12. Protocol Converter GUI
