Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

38.2. Video Frame Writer IPのパラメーター

IPは、コンパイル時パラメーターを提供します。
表 720.  Video Frame Writer IPのパラメーター
パラメーター 説明
Video Data Format
Bits per color sample 8~16 カラーサンプルごとのビット数を選択します。
Number of color planes 1~4 ピクセルあたりのカラープレーンの数を選択します。
Number of pixels in parallel 1~8 並列ピクセル数を選択します。
Maximum Frame Size
Maximum frame height 32~16384 フレームの最大の高さを選択します。これより高いフィールドまたはフレームを書き込もうとすると、それらはこの高さまで切り取られます。
Maximum frame width 32~16384

フレームの最大幅を選択します。これより広いフィールドまたはフレームを書き込もうとすると、それらはこの幅に切り取られます。

420サブサンプリングでフレームを書き込むためにのみIPを使用する場合は、オプションで、GUIの最大フレーム幅エントリーを半分にします。エントリーを半分にすると、420ピクセルのパッキングがより効率的になるため、メモリー・フットプリントが最適化されます。

Control
Lite mode オンまたはオフ オンにすると、フレームライターがライトモードで動作します。
Separate clock for control interface オンまたはオフ 制御インターフェイスの別のクロックをオンにします。
Debug features オンまたはオフ デバッグ機能をオンにします。
Memory
Avalon memory mapped host(s) local ports width 16、32、64、128、256、512、1024 Avalonメモリーマップド・ホスト書き込みポートの幅をビット単位で選択します。少なくともインテル・ストリーミング・ビデオ入力tdata幅と同じ幅を選択する必要があります。
Avalon memory mapped host(s) local ports address width 8~32 Avalonメモリーマップド・ホスト書き込みアドレスポートの幅をビット単位で選択します。最後のバッファーを完全にアドレス指定するのに十分でなければなりません。
The depth of the write FIFO 32.64、128,256,512、1024.2048 書き込みFIFOバッファーの深度を指定します。各FIFOバッファーエントリーは、指定されたAvalonメモリーマップド・ローカル・ポート幅の幅を1ワード保持します。IPが一度に少なくとも2つのバーストを保持できるように、指定したバーストターゲットの少なくとも2倍のFIFO深度を指定する必要があります。FIFOの深度を増やして、Avalonメモリーマップド・インターフェイスのレイテンシーに対する回復力を向上させます。
Avalon memory mapped write burst target 2.4、8.16、32.64 書き込みのバーストターゲットを選択します。バーストが長いとバス効率が向上しますが、書き込みFIFOバッファー内のローカルストレージがより多く必要になります。
Packing method Perfectcolor、またはpixel Perfectパッキングは、格納されたフレームのメモリー・フットプリントを最小限に抑えますが、複雑さが増し、フレームライターのサイズがわずかに大きくなります。colorパッキングでは、カラーがパッキングされていない場合、メモリー内のカラー間にスペースが残ります。pixelパッキングでは、ピクセルがメモリーワードに正確にパッキングされない場合、ピクセル間にメモリーのスペースが残ります。
Separate clock for the Avalon memory-mapped host interface(s) オンまたはオフ  
図 85. Frame Writer IP GUI