インテルのみ表示可能 — GUID: tai1655476695213
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: tai1655476695213
Ixiasoft
25.2. Genlock Signal Router IPのパラメーター
IPは、コンパイル時パラメーターを提供します。
パラメーター | 値 | 説明 |
---|---|---|
Build configuration | ||
Length of clock pulse | 1~32 | 出力ゲンロックパルスのクロック数 |
Number of genlock inputs | 1~32 | 入力ポート数 |
Number of genlock outputs | 1~32 | 出力ポート数 |
General-purpose input conduit | TrueまたはFalse | このIPの汎用入力ポートをオンにします。 |
Number of bits of GPI | 1~32 | 汎用入力インターフェイスのビット数 |
General-purpose output conduit | TrueまたはFalse | このIPの汎用出力ポートをオンにします。 |
Number of bits of GPO | 1~32 | 汎用出力インターフェイスのビット数 |
Genlock output type | Discrete timing signals、Clocks only | 使用可能なすべての出力のタイプを選択します。 |
Genlock Input Type: AXI-S FR (入力インターフェイスごと) | ||
Number of bits per color plane | 8~16 | 入力時のカラーサンプルごとのビット数 |
Number of pixels in parallel | 1~8 | クロックサイクルごとに送信されるピクセルの数 |
Number of color planes | 1~4 | ピクセルあたりのカラープレーンの数 |
AXI4-S FR interface TREADY | TrueまたはFalse | フルラスター・インターフェイスの一部としてTREADY信号をイネーブルします。 |
Genlock Input Type: Discrete timing Clocked Video signals (入力インターフェイスごと) | ||
Clock | 0~1 | ディスクリート入力インターフェイスには入力クロック信号があります。 |
F | 0~1 | ディスクリート入力インターフェイスには入力フィールド信号があります。 |
V | 0~1 | ディスクリート入力インターフェイスには入力垂直ブランキング信号があります。 |
H | 0~1 | ディスクリート入力インターフェイスには入力水平ブランキング信号があります。 |
V sync | 0~1 | ディスクリート入力インターフェイスには入力垂直同期信号があります。 |
H sync | 0~1 | ディスクリート入力インターフェイスには入力水平同期信号があります。 |
Toggle | 0~1 | ディスクリート入力インターフェイスには入力フィールドパルス信号があります。 |
Pulse | 0~1 | ディスクリート入力インターフェイスには入力フィールトグル信号があります。 |
図 61. Genlock Signal Router IP GUI
