インテルのみ表示可能 — GUID: nle1657031228094
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: nle1657031228094
Ixiasoft
14.2. Clocked Video Input IPの初期化
IPは、IPを設定するための制御インターフェイスとして使用できるAvalonメモリーマップド・インターフェイスを提供します。最初は、IPはディスエーブルなっており、データやビデオは送信されません。ただし、Clocked Video Input IPは依然としてクロックビデオ入力の形式を検出し、入力ビデオ・インターフェイス上のデータを受け入れます。
IPの出力を開始するには、
- control レジスターのビット0に1を書き込み、クロックビデオ入力ブロックをイネーブルします。
- control レジスターのビット4に1を書き込み、Vsync およびHsyncの自動極性検出をイネーブルします。
- オプションで、control レジスターのビット3に1を書き込み、フレーム・クリーナー・ロジックをイネーブルします。
- オプションで、F0およびF1の予想される最小フレーム数をコントロール・レジスター・ビット 23:16 に書き込み、インターレース・ビデオ形式モードの自動検出をイネーブルします。このビットセットに0を書き込むと、IPはビデオ・インターレース形式を自動的に自動検出しません。
- 予想される出力ビデオの高さと幅の値を ref_lock_cfg1 レジスターに書き込みます。IPは、ref_lock_cfg1 の値がレジスター active_line_count および total_line_count の値と一致する場合にのみ、出力インターフェイスでビデオの送信を開始します。
- 予想されるフレーム数と出力ビデオラインの値を ref_lock_cfg2 レジスターに書き込みます。IPは、ref_lock_cfg2 の値が一致した場合にのみ、出力インターフェイスでビデオの送信を開始します。
- もしくは、ref_lock_cfg1 および ref_lock_cfg2 にゼロを書き込むと、IPは特定の出力ビデオ解像度値と一致しようとせず、ただちにビデオを生成します。
- 必要に応じて、ケーブルが引っ張られた場合にフレームクリーナーが出力ビデオフレームのパディングを行うために使用する各カラープレーンの値を設定します。
- status レジスターのビット4を読み出します。このビットが1の場合、IPはビデオの送信を開始します。トランスミッションはフレーム境界の次の開始時に開始されます。