Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

37.3.1. Video Frame Reader IPのインターフェイス

表 682.  Video Frame Reader IPのインターフェイス
名前 方向 説明
Clocks and resets
main_clock_clk 入力 1 AXI4-S処理クロック
main_reset_rst 入力 1 AXI4-S処理リセット
control_clock_clk 入力 1 オプションの制御エージェント・インターフェイス・クロック
control_reset_reset 入力 1 オプションの制御エージェント・インターフェイス・リセット
Controlインターフェイス
av_mm_control_agent_address 入力 8 94 Avalonメモリーマップド・エージェントのアドレス
av_mm_control_agent_write 入力 1 Avalonメモリーマップド・エージェントの書き込み
av_mm_control_agent_writedata 入力 32 Avalonメモリーマップド・エージェントの書き込みデータ
av_mm_control_agent_byteenable 入力 4 Avalonメモリーマップド・エージェントのバイトイネーブル
av_mm_control_agent_read 入力 1 Avalonメモリーマップド・エージェントの読み出し
av_mm_control_agent_readdata 出力 32 Avalonメモリーマップド・エージェントの読み出しデータ
av_mm_control_agent_readdatavalid 出力 1 Avalonメモリーマップド・エージェントの読み出し
av_mm_control_agent_waitrequest 出力 1 Avalonメモリーマップド・エージェントの待機要求
fsync_in_read 入力 1 コンジット
frame_reader_int_irq 出力 1 コンジット
Intel FPGA streaming video interface
axi4s_vid_out_tdata 出力 95 AXI4-Sデータ出力
axi4s_vid_out_tvalid 出力 1 AXI4-Sデータが有効
axi4s_vid_out_tuser[0] 出力 1 AXI4-Sビデオフレームの開始
axi4s_vid_out_tuser[1] 出力 1 AXI4-S制御またはデータパケット
axi4s_vid_out_tuser[N-1:2] 出力 96 未使用
axi4s_vid_out_tlast 出力 1 AXI4-Sパケットの終了
axi4s_vid_out_tready 入力 1 AXI4-Sデータが準備完了

Avalon memory-mapped hostインターフェイス

アドレス、データ、バースト・カウント・バスの幅は、GUIで指定したとおりです。表に幅の例を示します。

mem_clock_clk 入力 1 オプションのホスト・インターフェイス・クロック
mem_reset_reset 入力 1 オプションのホスト・インターフェイス・リセット
av_mm_mem_read_host_address 出力 32 Avalonメモリーマップドのホストアドレス
av_mm_mem_read_host_read 出力 1 Avalonメモリーマップドのホスト読み出し
av_mm_mem_read_host_burstcount 出力 5 Avalonメモリーマップドのホスト読み出しバーストカウント
av_mm_mem_read_host_readdata 入力 64 Avalonメモリーマップドのホスト読み出しデータ
av_mm_mem_read_host_readdatavalid 入力 1 Avalonメモリーマップドのホスト読み出しデータ有効
av_mm_mem_read_host_waitrequest 入力 1 Avalonメモリーマップドのホスト待機要求
94 アドレス幅は、コンパイル時のパラメーターMaximum number of buffer setsの設定によって異なります。
95

次の式では、これらのインターフェイスのすべての axi4s_vid_out_tdata の幅を示しています。

max (floor(((カラーサンプルあたりのビット数 x カラープレーンの数 x 並列ピクセル数) + 7) / 8) x 8, 16)

96

次の式は、これらのインターフェイス、N = ceil (tdata幅 / 8)のすべての axi4s_vid_out_tuser の幅を示します。