Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

3.1. 補助制御パケット

フルバリアントのビデオおよびビジョン・プロセシングIPは、オーディオまたは他のタイプの補助制御パケットと同期するためのタイムスタンプ・パケットなど、他のタイプの補助制御パケットを送信する場合があります。アクティブ・フォーマット・ディスクリプション (AFD) やクローズド ・キャプションなどの情報を含む補助制御パケットを定義できます。

IPは、ビデオ・データ・パケットとともに補助制御パケットを伝播します。ビデオ・フレーム・バッファーなどのIPは、補助制御パケットの処理方法を決定するルールに従います。

図 6. 補助制御パケットの位置この図で示しているのは、2つの補助制御パケットが画像情報パケットに先行し、3番目の補助制御パケットがフレーム終了パケットに先行する例です。

画像情報パケットとビデオパケットの間、または隣接するデータパケット間の補助制御パケットは、インテルFPGAストリーミング・ビデオ・プロトコルに違反します。これらの位置にメタパケットが存在するIPは未定義の動作を示し、システムが破損する可能性があります。

この図において、画像情報パケット、ビデオおよびフィールド終了パケットによって記述されるビデオフィールドには3つの補助制御パケットがあります。フレームバッファーがこれらのパケットを受信すると、IPはビデオフィールドと同じ方法でパケットを処理します。IPは、それらをドロップまたは繰り返す可能性があります。

補助制御パケットは、TDATA バスの下位16ビットのみを占有します。

TDATA 幅が16ビットを超える場合、別のインターフェイスに適応させるためには、標準のAXI4-Streamコンバーターは使用せず、プロトコル・コンバーターIPを使用してください。