インテルのみ表示可能 — GUID: mdx1638186989111
Ixiasoft
インテルのみ表示可能 — GUID: mdx1638186989111
Ixiasoft
15.2. Clocked Video to Full-Raster Converterのパラメーター
パラメーター | 値 | 説明 |
---|---|---|
Video Data Format | ||
CV Bus Style | Lite、CVI、またはCVO | IPが駆動するサイドバンド信号と、プラットフォーム・デザイナーで使用できる信号を選択します。 2番目のタブでは、CV bus styleをパラメーター化できます。 |
Bits per color sample | 6~16 | カラーサンプルごとのビット数 |
Number of color planes | 1~4 | ピクセル内のカラープレーンの数 |
Number of pixels in parallel | 1、2、4、または8 | クロックごとに送信されるピクセル数 |
AXI4S FR Bus has tReady connection | TrueまたはFalse | True を選択すると、ストリーミング・フルラスター・インターフェイスにAXI4-S tReady 信号が含まれます。 tReady 信号を削除するには、false を選択します。 |
Control Settings | ||
Memory-mapped control interface | TrueまたはFalse | CPUインターフェイスと関連信号をオンにするには、Trueを選択します。CPUインターフェイスを削除し、すべてのCPUレジスターでデフォルト値を使用するには、Falseを選択します。 |
Separate clock for control interface | TrueまたはFalse | Trueを選択すると、cpu_clock信号がプラットフォーム・デザイナーに組み込まれます。ビデオドメインに対しては非同期です。 Falseを選択すると、CPUインターフェイスがvid_lock信号を使用します。 |
Dimensions | ||
Max full-raster width | 1~65535 | このIPが通過するラスターの最大幅 |
Max full-raster height | 1~65535 | このIPが通過するラスターの最大の高さ |
Default full-raster width | 1~65535 | ラスターの幅。 CPUはこの値をオーバーライドできます。 |
Default full-raster height | 1~65535 | ラスターの高さ。 CPUはこの値をオーバーライドできます。 |
Default Vsync H | 1~65535 | 垂直タイミング信号 (vsync または vblank) の立ち上がりエッジのデフォルトのピクセル位置。 CPUはこの値をオーバーライドできます。 |
Default Vsync V | 1~65535 | 垂直タイミング信号 (vsync または vblank) の立ち上がりエッジのデフォルトのライン。 CPUはこの値をオーバーライドできます。 |

パラメーター | 値 | 説明 |
---|---|---|
Parameters | ||
Valid signal | オンまたはオフ | Liteを選択すると、IPにはオプションのデータ有効入力信号 cv_vid_in_valid が含まれます。IPのこの入力を有効にするには、オンにします。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットに信号を含めたり、そこから信号を削除したりします。 |
Ready signal | オンまたはオフ | Liteを選択すると、IPにはオプションのデータReady出力信号 cv_vid_in_ready が含まれます。IPでこの出力をオンにするには、オンにします。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットに信号を含めたり、そこから信号を削除したりします。 |
Timing Signals | sync、blank、またはboth | 使用可能なタイミングを選択します。プラットフォーム・デザイナーは、必要に応じてcv_vid_inコンジットから信号を含めたり、信号を削除したりします。 |

パラメーター | 値 | 説明 |
---|---|---|
CVI Core Parameters | ||
Source for total resolution | Use Extra LogicまたはUse External Signals | IPにはラスターの高さと幅が必要です。IP内の追加ロジックを使用してこの情報を決定するか、オプションの入力信号から情報を取得します。 このパラメーターは、ラスター寸法のソースを選択します。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットから信号を含めたり、信号を削除したりします。 |
CVI Legacy Tie Offs | ||
Include the vid_hd_sdn signal | TrueまたはFalse | Trueを選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Include the vid_std signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Width of vid_std | 1から16 | vid_std 信号の幅 |
Include the hdmi_duplication signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |

パラメーター | 値 | 説明 |
---|---|---|
CVO Legacy Tie Offs | ||
Drive CV Output Clock | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Include the underflow signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Include the vid_mode_change signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Include the frame lock signals | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Include the vid_std signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
Width of vid_std | 1から16 | vid_std 信号の幅を選択します。 |
