Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

15.3.1. Clocked Video to Full-Raster Converterのインターフェイス

Clocked Video to Full-Raster Converter IPには、3つの機能インターフェイスがあります。

  • ビデオIO用のクロックビデオ・データ入力インターフェイス
  • ビデオIO用のフルラスター・データ出力インターフェイス
  • AvalonメモリーマップドCPUインターフェイス
表 185.  Clocks and Resets
名前 方向 説明
vid_clock 入力 1

CV Bus styleLiteおよびCVOを選択した場合、vid_clock はライトおよびクロックビデオ出力入力、およびストリーミング・フルラスター出力のビデオクロックになります。

CV Bus styleとしてCVIを選択した場合、vid_clock はプラットフォーム・デザイナー接続用に保持されるダミー信号になります。IPは、cv_vid_in コンジットに含まれるビデオクロックを使用します。

vid_reset 入力 1 vid_clock ドメインをリセットします。
cpu_clock 入力 1 オプションの制御インターフェイス・クロック
cpu_reset 入力 1 オプションの制御インターフェイス・リセット
cv_clk_out 出力 1 IPが使用するビデオクロックのコピー
表 186.   Controlインターフェイス このインターフェイスは、Memory-mapped control interfaceTrueを選択した場合にのみ使用できます。
名前 方向 説明
av_mm_cpu_agent_address 入力 7 制御エージェント・ポートのAvalonメモリーマップド・アドレス・バス。スレーブアドレス空間へのワードオフセットを指定します。
av_mm_cpu_agent_read 入力 1 制御エージェント・ポートのAvalonメモリーマップド読み出し信号。この信号をアサートすると、制御ポートは新しいデータを読み出しデータバスに送ります。
av_mm_cpu_agent_readdata 出力 32 制御エージェント・ポートのAvalonメモリーマップド読み出しデータバス。これらの出力ラインは読み出し転送に使用されます。
av_mm_cpu_agent_waitrequest 出力 1 制御エージェント・ポートのAvalonメモリーマップド待機要求バス。この信号は、スレーブがマスター・トランザクションを停止していることを示します。
av_mm_cpu_agent_write 入力 1 制御エージェント・ポートのAvalonメモリーマップド書き込み信号。この信号をアサートすると、制御ポートは書き込みデータバスから新しいデータを受け取ります。
av_mm_cpu_agent_writedata 入力 32 制御エージェント・ポートのAvalonメモリーマップド書き込みデータバス。これらの入力ラインは書き込み転送に使用されます。
av_mm_cpu_agent_byteenable 入力 4 制御エージェント・ポートのAvalonメモリーマップド・バイト・イネーブル・バス。これらのラインは、書き込みおよび読み出しトランザクション用にどのバイトが選択されるかを示します。
表 187.  Streaming full-raster videoインターフェイス
名前 方向 説明
axi4s_fr_vid_out_tvalid 出力 1 AXI4-Sフルラスター・データが有効
axi4s_fr_vid_out_tready 入力 1 オプションのAXI4-Sフルラスター・データが準備完了
axi4s_fr_vid_out_tdata 出力 25 AXI4-Sフルラスター・データ入力
axi4s_fr_vid_out_tlast 出力 1 AXI4-Sフルラスター・パケットの終了
axi4s_fr_vid_out_tuser[0] 出力 26 AXI4-Sフルラスター・ビデオ・フレームの開始
表 188.  CV-Lite Streaming Videoインターフェイスこのインターフェイスは、CV Bus StyleLiteを選択した場合にのみ使用できます。
名前 方向 説明
cv_vid_in_h 入力 並列ピクセル 1の場合、ビデオは水平ブランキング状態になります。
cv_vid_in_v 入力 並列ピクセル 1の場合、ビデオは垂直ブランキング状態になります。
cv_vid_in_h_sync 入力 並列ピクセル 1の場合、ビデオは水平同期の期間中です。
cv_vid_in_v_sync 入力 並列ピクセル 1の場合、ビデオは垂直同期の期間中です。
cv_vid_in_f 入力 並列ピクセル 1の場合、ビデオはインターレースでフィールド1にあります。0の場合、ビデオはプログレッシブまたはインターレースでフィールド0にあります。
cv_vid_in_active 入力 並列ピクセル アサートされると、ビデオはアクティブ・ピクチャー期間になります (水平または垂直ブランキングではありません)。IPを正しく動作させるために、この信号を駆動します。
cv_vid_in_data 入力 27 ピクセルデータ
cv_vid_in_valid 入力 1 1の場合、入力は有効です。
cv_vid_in_ready 出力 1 1の場合、IPは新しいデータを受け入れることができます。0の場合、新しいデータは受け入れられません。
表 189.  Clocked Video Input Streaming Videoインターフェイスこのインターフェイスは、CV Bus StyleCVIを選択した場合にのみ使用できます。
 
ポート名 方向 説明
cv_vid_in_vid_clk 入力 1 ピクセル同期クロック
cv_vid_in_vid_h_sync 入力 並列ピクセル 1の場合、ビデオは水平ブランキング期間または同期の期間中です。
cv_vid_in_vid_v_sync 入力 並列ピクセル 1の場合、ビデオは垂直ブランキング期間または同期の期間中です。
cv_vid_in_vid_f 入力 並列ピクセル 1の場合、ビデオはインターレースでフィールド1にあります。0の場合、ビデオはプログレッシブまたはインターレースでフィールド0にあります。
cv_vid_in_vid_data 入力 28 ピクセルデータ
cv_vid_in_vid_de 入力 並列ピクセル アサートされると、ビデオはアクティブ・ピクチャー期間になります (水平または垂直ブランキングではありません)。IPを正しく動作させるために、この信号を駆動する必要があります。
cv_vid_in_vid_datavalid 入力 1 1の場合、入力は有効です。
cv_vid_in_vid_locked 入力 1 未使用のレガシー信号
cv_vid_in_vid_hd_sdn 入力 1 未使用のレガシー信号
cv_vid_in_vid_std 入力 ユーザー指定 未使用のレガシー信号
cv_vid_in_vid_color_encoding 入力 8 未使用のレガシー信号
cv_vid_in_vid_bit_width 入力 8 未使用のレガシー信号
cv_vid_in_vid_total_sample_width 入力 16 ラスターの合計 (アクティブ + ブランキング) 幅を示します。
cv_vid_in_vid_total_line_count 入力 16 ラスターの合計 (アクティブ + ブランキング) の高さを示します。
cv_vid_in_vid_hdmi_duplication 入力 4 未使用のレガシー信号
cv_vid_in_sof 出力 1 未使用のレガシー信号
cv_vid_in_sof_locked 出力 1 未使用のレガシー信号
cv_vid_in_refclk_div 出力 1 未使用のレガシー信号
cv_vid_in_clipping 出力 1 未使用のレガシー信号
cv_vid_in_padding 出力 1 未使用のレガシー信号
cv_vid_in_overflow 出力 1 未使用のレガシー信号
表 190.  Clocked Video Output Streaming Video Interfaceこのインターフェイスは、CV Bus StyleCVOを選択した場合にのみ使用できます。
 
ポート名 方向 説明
cv_vid_in_vid_clk 出力 1 ピクセル同期クロック
cv_vid_in_vid_h 入力 並列ピクセル 1の場合、ビデオは水平ブランキング状態になります。
cv_vid_in_vid_v 入力 並列ピクセル 1の場合、ビデオは垂直ブランキング状態になります。
cv_vid_in_vid_h_sync 入力 並列ピクセル 1の場合、ビデオは水平同期の期間中です。
cv_vid_in_vid_v_sync 入力 並列ピクセル 1の場合、ビデオは垂直同期の期間中です。
cv_vid_in_vid_f 入力 並列ピクセル 1の場合、ビデオはインターレースでフィールド1にあります。0の場合、ビデオはプログレッシブまたはインターレースでフィールド0にあります。
cv_vid_in_vid_data 入力 29 ピクセルデータ
cv_vid_in_vid_datavalid 入力 並列ピクセル 1の場合、入力は有効です。
cv_vid_in_vid_underflow 入力 1 未使用のレガシー信号
cv_vid_in_vid_mode_change 入力 1 未使用のレガシー信号
cv_vid_in_vid_vcoclk_div 入力 1 未使用のレガシー信号
cv_vid_in_vid_sof_locked 入力 1 未使用のレガシー信号
cv_vid_in_vid_sof 入力 1 未使用のレガシー信号
cv_vid_in_vid_std 入力 6 未使用のレガシー信号
25

次の式では、これらのインターフェイスのすべての tdata 幅を示しています。

max (floor(((bits per color sample x number of color planes + 1) x 並列ピクセル) + 7) / 8) x 8, 16)

26

次の式では、これらのインターフェイスのすべての tuser 幅を示しています。

N = ceil (tdata幅 / 8)

27

この式により、データ幅が求められます。

幅 = (カラーサンプルあたりのビット X カラープレーンの数 X 並列ピクセル)

28

この式により、データ幅が求められます。

幅 = (カラーサンプルあたりのビット X カラープレーンの数 X 並列ピクセル)

29

この式により、データ幅が求められます。

幅 = (カラーサンプルあたりのビット X カラープレーンの数 X 並列ピクセル)