Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

8.3.1. 3D LUT IPのインターフェイス

IPには、3つの機能インターフェイスがあります。
インターフェイスは、次のとおりです。
  • インテルFPGAビデオ・ストリーム入力インターフェイス
  • インテルFPGAビデオ・ストリーム出力インターフェイス
  • Avalon Memory-Mapped互換のCPUインターフェイス

3D LUT IP制御インターフェイスは、Avalon Memory-Mappedプロトコルを使用してコントロール・レジスターおよびRAMインターフェイス・レジスターにアクセスします。

クロック

3D LUT IPには2つのクロックドメインがあり、それぞれに対応するリセット信号があります。

表 35.  クロックドメイン
クロック名 説明
cpu_clock CPUインターフェイスのクロックドメイン
vid_clock ビデオ・プロセシングのクロックドメイン

CPUインターフェイスは帯域幅をほとんど使用しないため、最小クロック周波数は課されません。ビデオクロック周波数は、ビデオ解像度、フレームレート、および3D LUT IPの並列ピクセル数によって異なります。例えば、2ピクセル並列の300 MHzクロックは、60 Hzで最大4096x2160のアクティブビデオ解像度をサポートします。

異なるクロックドメインからデータを転送または受信するすべてのRTLベースのブロックには、シングルビット信号とデータバス信号の両方のケースに対応するクロック・ドメイン・クロッシング (CDC) 回路が含まれています。CDCにより、2つの非同期クロックドメイン間でのデータ交換が安全に許可されます。この原理は、CPUインターフェイスからメイン・ビデオ・データパスへのコントロール信号に適用されます。3D LUT IPには、このCDCを制約するための .sdc ファイルが含まれています。

リセット

表 36.  クロックドメインに関連するリセットどちらのリセットも同期アクティブHighです。
リセット名 説明
cpu_reset CPUインターフェイスのクロックドメイン・リセット
vid_reset ビデオ・プロセシングのクロックドメイン・リセット