インテルのみ表示可能 — GUID: pjp1620125217872
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: pjp1620125217872
Ixiasoft
8.4. 3D LUT IPレジスター
3D LUT IPにより、CPUインターフェイスを介したランタイム制御とLUTプログラミングが可能になります。
- LUTサイズやカラーごとのビット数などのビルド・パラメーター
- 制御インターフェイス。LUTをイネーブルたはバイパスできます。また、LUTのDouble bufferedをオンにすると、バッファーを切り替えることができます。
- RAMインターフェイス。ランタイム時にLUTの8つのサブRAMをプログラミングし、LUT read interfaceをオンにするとその内容を読み出すことができます。
レジスター名 | バイト・ アドレス・オフセット | アクセス | 説明 |
---|---|---|---|
vid_pid | 0x000 | RO | ベンダーIDと製品ID |
version_number | 0x004 | RO | バージョンナンバー |
- | 0x008 | RO | 予約済み |
pixels_in_parallel | 0x00C | RO | ビデオデータ形式Number of pixels in parallelパラメーター |
input_bps | 0x010 | RO | ビデオデータ形式Input bits per color sampleパラメーター |
output_bps | 0x014 | RO | ビデオデータ形式Output bits per color sampleパラメーター |
lut_alpha | 0x018 | RO | LUT設定 Output alpha channelパラメーター |
lut_depth | 0x01C | RO | LUT設定Bits per colorパラメーター |
lut_dimension | 0x020 | RO | LUT設定Sizeパラメーター |
lut_double_buffered | 0x024 | RO | LUT設定Double bufferedパラメーター |
lut_cpu_readable | 0x028 | RO | コントロール設定LUT read interfaceパラメーター |
- | 0x02C – 0x147 | RO | 予約済み |
Control | 0x148 | RW | 制御インターフェイス。イネーブルおよびバッファー選択 |
0x14C – 0x17F | RO | 予約済み | |
RAM n Control | 0x180 + 0x10*n | RW | RAM nインターフェイス。アドレスと書き込みイネーブル |
0x184 + 0x10*n | RW | 予約済み | |
RAM n Data Lower | 0x188 + 0x10*n | RW | RAM nインターフェイス。データ、下位32ビット |
RAM n Data Upper | 0x18C + 0x10*n | RW | RAM nインターフェイス。データ、上位32ビット (該当する場合) |
名前 | ビット | 説明 |
---|---|---|
PID | 15:0 | 3D LUT製品ID: 0x0165 |
VID | 31:16 | インテルFPGAベンダーID: 0x6AF7 |
名前 | ビット | 説明 |
---|---|---|
Minor | 15:0 | 3D LUT IPのこのリリースのマイナーバージョン番号 |
Major | 31:16 | 3D LUT IPのこのリリースのメジャーバージョン番号 |
名前 | ビット | 説明 |
---|---|---|
Pixels in Parallel | 31:0 | ビデオデータ形式Number of pixels in parallelパラメーター |
名前 | ビット | 説明 |
---|---|---|
Input BPS | 31:0 | ビデオデータ形式Input bits per color sampleパラメーター |
名前 | ビット | 説明 |
---|---|---|
Output BPS | 31:0 | ビデオデータ形式Output bits per color sampleパラメーター |
名前 | ビット | 説明 |
---|---|---|
LUT alpha | 31:0 | LUT設定Output alpha channelパラメーター |
名前 | ビット | 説明 |
---|---|---|
LUT depth | 31:0 | LUT設定Bits per colorパラメーター |
名前 | ビット | 説明 |
---|---|---|
LUT dimension | 31:0 | LUT設定Sizeパラメーター |
名前 | ビット | 説明 |
---|---|---|
LUT double buffered | 31:0 | LUT設定Double bufferedパラメーター |
名前 | ビット | 説明 |
---|---|---|
LUT CPU readable | 31:0 | コントロール設定LUT read interfaceパラメーター |
名前 | ビット | 説明 |
---|---|---|
Enable | 0 |
|
Buffer select | 1 |
|
31:2 | 予約済み |
名前 | ビット | 説明 |
---|---|---|
アドレス | 16:0 | データの書き込みまたはデータの読み出しを行うRAM nアドレス |
27:17 | 予約済み | |
Write enable | 28 | 書き込みイネーブル (自動で0クリア) |
31:29 | 予約済み |
名前 | ビット | 説明 |
---|---|---|
Data | 31:0 | LUTデータ、下位32ビット。 書き込みアクセス: 最初に新しいLUTエントリーデータを書き込み、次にRAM n Controlで書き込みイネーブルをアサートしてターゲットアドレスを設定します。 読み出しアクセス: LUT read interfaceをオンにした場合、RAM n Controlで設定されたアドレスにあるRAM nからデータを取得します。 |
名前 | ビット | 説明 |
---|---|---|
Data | 31:0 | LUTデータ、上位32ビット。 LUTデータ幅が32より大きい場合にのみ存在します。つまり、 (lut_alpha + 3) * lut_depth > 32となります。 |