Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

24.1. Generic Crosspoint IPについて

IPはM x Nの汎用データ・クロスポイントで、MNはそれぞれ入力ポートと出力ポートの数を表します。このIPでは、ソフトウェア制御の下でFPGAデザイン全体にディスクリート信号を配線できます。入力ポートと出力ポートは両方とも、同じクロックドメインで動作します。
データは、選択可能なポート数を介してGeneric Crosspoint IPとの間で入出力されます。入力ポートと出力ポートのサイズは、GUIからコンフィグレーション可能なグローバル・パラメーターです。入力ポート数と出力ポート数は、1から32の範囲です。
図 59. Generic Crosspointのブロック図

このIPのフロントエンドとバックエンドには、レジスターのバンク、クロスポイント マルチプレクサーおよび配線ロジックが含まれており、入力ポートと出力ポート間のランタイムおよびビルド時のコンフィグレーション可能な配線を処理できます。

CPUインターフェイスを介して、ランタイム時に入力から出力への配線を動的に制御できます。Platform Designer IP GUI を使用して、ビルド時にデフォルトの配線を割り当てることもできます。クロスポイントの配線は、リセット時にデフォルトの配線に戻ります。CPUインターフェイスをオフにすると、クロスポイントはデフォルトの配線に静的に固定され、ランタイム時に配線を変更する必要がない場合に使用できます。