Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

23.1. Genlock Controller IPについて

Genlock Controller IPは、電圧制御クリスタル・オシレーター (VCXO) クロックの周波数を選択されたリファレンス・クロックに一致させる制御ループシステムです。

FPGAでIPを使用すると、リファレンス・クロックへの外部電圧制御クリスタル・オシレーター (VCXO) クロック・トラッキングをサポートできます。IPは高度にパラメーター化可能であり、さまざまなシナリオに合わせてプログラム可能です。

通常、ビデオレシーバーとトランスミッターのピクセルクロックとビデオ処理クロックを3つの異なるクロック・ジェネレーターから生成します。したがって、それらは非同期です。ビデオレシーバーとトランスミッターのクロックが非同期の場合、出力ビデオストリームは入力ビデオストリームに対して時間の経過とともに変動します。

Genlock Controller IPを使用すると、レシーバーとトランスミッターのピクセルクロックをロックして、出力ビデオストリームのドリフトやローリング効果を回避できます。ビデオ処理パイプラインにフレームバッファーが含まれていない場合、ビデオのドリフトは視覚的に目立ちます。

図 56. ビデオ処理パイプライン

この図では、フレームバッファーのないビデオ処理パイプラインを示しています。入力ビデオと出力ビデオにゲンロックを追加することによる、出力ビデオへの影響を示します。