インテルのみ表示可能 — GUID: svv1639406443200
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: svv1639406443200
Ixiasoft
17.2. Color Space Converter IPのパラメーター
パラメーター | 値 | 説明 |
---|---|---|
Control Settings | ||
Memory-mapped control interface | オンまたはオフ | Avalonメモリーマップド・インターフェイスを使用してColor Space Converterレジスター値を指定するには、オンにします。 |
Separate clock for control interface | オンまたはオフ | 制御インターフェイスの別のクロックをオンにします。 |
Debug features | オンまたはオフ | デバッグ機能をオンにします (ライトモードには適用なし)。 |
Pipeline ready signals | オンまたはオフ | パイプライン・レディー信号をオンにすると、Fmaxの向上に役立ちます。 |
Video Data Format | ||
Lite mode | オンまたはオフ | オンにすると、Color Space Converterがライトモードで動作します。 |
Input bits per color sample | 8~16 | カラーサンプルごとの入力ビット数を選択します。 |
Output bits per color sample | 8~16 | カラーサンプルごとの出力ビット数を選択します。 |
Number of pixels in parallel | 1~8 | 並列ピクセル数を選択します。 |
Output Color space | RGB、YCbCr、またはMONO | Memory-mapped control interface およびLite modeがオフの場合にのみ適用されます。これを使用して、送信される画像情報パケットのカラースペース・フィールド値を設定します。アルゴリズム値には影響せず、メタデータのみに影響します。 |
パラメーター | 許容範囲 | 説明 |
---|---|---|
Properties | ||
Coefficient and summand fractional bits | 0から24 | 係数と被加数を格納する固定小数点型の小数ビット数を指定します。 |
Coefficient precision: Signed | オンまたはオフ | オンにすると、定数係数を符号ビット付きで格納する固定小数点型に設定します。 |
Coefficient precision: Integer bits | 0から16 | 定数係数を格納する固定小数点型の整数ビット数を指定します。 |
Summand precision: Signed | オンまたはオフ | オンにすると、定数加数を符号ビットを持つものとして格納する固定小数点型が設定されます。 |
Summand precision: Integer bits | 0から20 | 定数加数を格納するために使用される固定小数点型の整数ビット数を指定します。 |
Result to output data type conversion | ||
Move binary point right | -16から+16 |
2進小数点を右に移動する桁数を指定します。負の数値は、2進小数点を左に移動することを示します。 |
Remove fraction bits by |
|
計算結果の小数ビットを切り捨てる方法を選択します。 |
Coefficients and Summand Table A0、B0、C0、S0 A1、B1、C1、S1 A2、B2、C2、S2 |
12個の固定小数点値 | Memory-mapped control interfaceをオフにした場合のみ。各係数または加数は、白いセルとその下にある灰色のセルで表されます。白いセルの値は目的の値であり、編集可能です。灰色のセルの値は、指定された固定小数点型によって決定される実際の値です。灰色のセルは編集できません。各エントリーに1つの固定小数点値を指定することにより、カスタムの係数および加数セットを作成できます。 |
図 38. Color Space ConverterのGeneralタブ図にはプリセットも示されています。

図 39. Color Space Converter GUIのOperandsタブ
