Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

20.2. Frame Cleaner IPのパラメーター

IPは、ランタイム、およびコンパイル時パラメーターを提供します。
パラメーター 許容範囲 説明
Video data format
Lite mode オンまたはオフ オンにすると、Intel FPGA Streaming Videoプロトコルのライトバリアントを使用できます。
Bits per color sample 8~16 カラーサンプルごとのビット数を選択します。
Number of color planes 1~4 ピクセルあたりのカラープレーンの数を選択します。
Number of pixels in parallel 1~8 入力インターフェイスと出力インターフェイスでの並列ピクセル数を選択します。
Protocol settings
Discard auxiliary control packets オンまたはオフ オンにすると、すべての補助制御パケット (パケットタイプ > 1) が破棄されます。Lite modeがオンの場合は適用されません。
Custom resolution limits オンまたはオフ オンにすると、送信画像情報パケットパケットで報告されるフィールドの幅と高さの最小値と最大値にユーザー設定の制限が適用されます。Lite modeがオンの場合は適用されません。
Minimum field width 1~65536 出力フィールドの最小幅を設定します。
Maximum field width 1~65536 出力フィールドの最大幅を設定します。
Minimum field height 1から65536 出力フィールドの最小の高さを設定します。
Maximum field height 1から65536 出力フィールドの最大の高さを設定します。
Control settings
Debug features オンまたはオフ 制御エージェント・インターフェイスを介したフレーム情報レジスター (フルバリアントのみ) およびデバッグ情報レジスターのリードバックをオンにします。
Separate clock for control interface OnまたはOff 制御エージェント・インターフェイスの別のクロックをオンにします。
Pipeline Optimization
Pipeline ready signals オンまたはオフ オンにすると、追加のパイプライン・レジスターがAXI4-S tready 信号に追加されます。