Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

21.4. Full-Raster to Clocked Video Converterレジスター

このIPにより、AvalonメモリーマップドCPUレジスター・インターフェイスを使用したパラメーターのランタイム・コンフィグレーションが可能になります。特に明記されていない限り、すべてのレジスターは32ビット幅です。
表 355.  プロセッサー・レジスターの説明
レジスター オフセット アクセス 説明
CVI固有のレジスター
Reg_CVI_Legacy_0 0x140 RW レガシーのCVIコンジット出力信号を駆動し、現在の値を返します。
Reg_CVI_Legacy_1 0x144 RW レガシーのCVIコンジット出力信号を駆動し、現在の値を返します。
Reg_CVI_Legacy_2 0x148 RW レガシーのCVIコンジット出力信号を駆動し、現在の値を返します。
CVO固有のレジスター
Reg_CVO_Legacy_0 0x14C RW CVOコンジットのサイドバンド信号 vid_sof の現在の値。
表 356.  Reg_CVI_Legacy_0
名前 ビット 属性 説明
CVI SOF 0 RO CVIレガシー信号 sof の現在値
CVI SOF Locked 1 RO CVIレガシー信号 sof_locked の現在値
CVI Overflow 2 RO CVIレガシー信号 overflow の現在値
CVI Clipping 3 RO CVIレガシー信号 clipping の現在値
CVI Padding 4 RO CVIレガシー信号 padding の現在値
CVI refclk_div 5 RO CVIレガシー信号 refclk_div の現在値
Reserved 7:6 - 予約済み
CVI video locked 8 RW レガシーのCVIコンジット信号 vid_locked を駆動します。
Reserved 15:9 - 予約済み
CVI color encoding 23:16 RW レガシーのCVIコンジット信号 vid_color_encoding を駆動します。
CVI bit width 31:24 RW レガシーのCVIコンジット信号 vid_bit_width を駆動します。
表 357.  Reg_CVI_Legacy_1
名前 ビット 属性 説明
CVI vid std vid_std の幅 -1:0 RW レガシーのCVIコンジット信号 vid_std を駆動します。
CVI HDMI duplication 19:16 RW レガシーのCVIコンジット信号 vid_hdmi_duplication を駆動します。
Reserved 23:20 - 予約済み
CVI HD not SD 24 RW レガシーのCVIコンジット信号 vid_hd_sdn を駆動します。
Reserved 31:25 - 予約済み
表 358.  Reg_CVI_Legacy_2
名前 ビット 属性 説明
Total Pixels 15:0 RW レガシーのCVIコンジット信号 total_sample_count を駆動します。
Total Lines 31:16 RW レガシーのCVIコンジット信号 total_line_count を駆動します。
表 359.  Reg_CVO_Legacy_0
名前 ビット 属性 説明
CVO SOF 0 RW レガシーのクロックビデオ出力コンジット信号 vid_sof を駆動します。
CVO SOF Locked 1 RW レガシーのクロックビデオ出力コンジット信号 vid_sof_locked を駆動します。
CVO Underflow 2 RW レガシーのクロックビデオ出力コンジット信号 underflow を駆動します。
CVO vco clock divide 3 RW レガシーのクロックビデオ出力コンジット信号 vid_vcoclk_div を駆動します。
CVO mode change 4 RW レガシーのクロックビデオ出力コンジット信号 vid_mode_change を駆動します。
Reserved 15:5 - 予約済み
CVO video standard vid_std の幅 +15:16 RW レガシーのクロックビデオ出力コンジット信号 vid_std を駆動します。