Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

21.2. Full Raster to Clocked Video Converterのパラメーター

IPは、コンパイル時パラメーターを提供します。
表 345.  Mainパラメーター
パラメーター 説明
Video Data Format
CV Bus Style Lite、CVI、またはCVO

IPが駆動するサイドバンド信号と、プラットフォーム・デザイナーで使用できる信号を選択します。

2番目のタブでは、CV bus styleをコンフィグレーションできます。

Bits per color sample 6~16 カラーサンプルごとのビット数
Number of color planes 1~4 ピクセル内のカラープレーン数
Number of pixels in parallel 1、2、4、または8 クロックごとに送信されるピクセル数
AXI4S FR Bus has tReady connection TrueまたはFalse

Trueを選択すると、完全なラスター・インターフェイスにAXI4-S tReady 信号が含まれます。

tReady 信号を削除するには、Falseを選択します。

Control Settings 54
Memory-mapped control interface TrueまたはFalse CPUインターフェイスと関連信号をイネーブルするには、Trueを選択します。Falseの場合、IPはCPUインターフェイスを削除し、すべてのCPUレジスターはデフォルト値を使用します。
Separate clock for control interface TrueまたはFalse

Trueを選択すると、信号 cpu_clock がプラットフォーム・デザイナーに組み込まれます。この場合、ビデオドメインに対して非同期であると想定できます。

Falseの場合、CPUインターフェイスは vid_clock 信号を使用します。

図 49. Mainパラメーター
表 346.  Liteパラメーター
パラメーター 説明
Parameters
Valid signal オンまたはオフ Liteを選択すると、IPにはオプションのデータ有効出力信号 cv_vid_out_valid が含まれます。IPでこの出力をオンにするには、オンにします。プラットフォーム・デザイナーGUIは、必要に応じて、cv_vid_out コンジットから信号を含めたり、信号を削除したりします。
Ready signal オンまたはオフ Liteを選択すると、IPにはオプションのデータReady入力信号 cv_vid_out_ready が含まれます。IPのこの入力をオンにするには、オンにします。プラットフォーム・デザイナーは、必要に応じて cv_vid_out コンジットから信号を含めたり、信号を削除したりします。
Timing signals sync blank、または both どのタイミング信号 (ブランクタイミングまたは同期タイミング) が使用できるかを選択します。プラットフォーム・デザイナーは、必要に応じて cv_vid_out コンジットから信号を含めたり、信号を削除したりします。
図 50. Liteパラメーター
表 347.  CVIパラメーター
パラメーター 許容範囲 説明
CVI Core Parameters
Export the total resolution No ExportまたはAdd signals for export

フルラスター (アクティブおよびブランキング) のサイズは、IPから16ビット信号として出力できます。

プラットフォーム・デザイナーは、必要に応じて cv_vid_out コンジットから信号を含めたり、信号を削除したりします。

CVI Legacy Tie Offs
Include the vid_hd_sdn signal TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。
Include the vid_std signal TrueまたはFalse Trueを選択すると、この信号がcv_vid_outコンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内の接続用に組み込まれています。
Width of vid_std 1から16 vid_std 信号の幅
Include the hdmi_duplication signal TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。
図 51. CVIパラメーター
表 348.  CVOパラメーター
パラメーター 許容範囲 説明
CVO Legacy Tie Offs
Use CV Clock TrueまたはFalse

Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。

クロック信号は cv_vid_out コンジットの入力です。Trueを選択すると、IPはそれを内部ビデオクロックとして使用します。

Include the underflow signal TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。
Include the vid_mode_change signal TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。
Include the frame lock signals TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内の接続用に組み込まれています。
Include the vid_std signal TrueまたはFalse Trueを選択すると、この信号が cv_vid_out コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。
Width of vid_std 1から16 vid_std 信号の幅
図 52. CVOパラメーター
54 これらのパラメーターは、CV Bus Style用にCVIまたはCVOを選択した場合にのみ使用できます。