インテルのみ表示可能 — GUID: mnu1638200793721
Ixiasoft
インテルのみ表示可能 — GUID: mnu1638200793721
Ixiasoft
22.3.1. Full-Raster to Streaming Converterのインターフェイス
2つの入力クロックはすべて互いに非同期です。IPには内部的に、シングルビット信号とデータバス信号の両方のケースに対応するクロックドメイン・クロス回路が含まれています。これによって、2つの非同期クロックドメイン間でのデータ交換を安全に行うことができます。IPには、必要なすべての情報をTiming Analyzerに提供するエンベデッド・エンティティー .sdc ファイルも含まれています。システム統合の場合、デザイン内でIPをインスタンス化するときに必要な制約は次のとおりです。
- 入力ビデオクロック (vid_in_clock_clk) のクロック周波数制約
- 出力ビデオクロック (vid_out_clock_clk) のクロック周波数制約
名前 | 方向 | 幅 | 説明 |
---|---|---|---|
Clocks and resets | |||
vid_in_clock_clk | 入力 | 1 | 入力AXI4-Sフルラスター処理クロック |
vid_in_reset_reset | 入力 | 1 | 入力AXI4-Sフルラスター処理リセット |
vid_out_clock_clk | 入力 | 1 | 出力AXI4-Sアクティブビデオ 処理クロック |
vid_out_reset_reset | 入力 | 1 | 出力AXI4-S 処理リセット |
Intel FPGA streaming videoインターフェイス | |||
axi4s_fr_vid_in_tdata | 入力 | 60 61 | AXI4-Sデータ入力 |
axi4s_fr_vid_in_tvalid | 入力 | 1 | AXI4-Sデータが有効 |
axi4s_fr_vid_in_tuser[pixels in parallel-1:0] | 入力 | 1 | AXI4-Sビデオフレームの開始 |
axi4s_fr_vid_in_tuser[N-1:pixels in parallel] | 入力 | 62 | 未使用 |
axi4s_fr_vid_in_tlast | 入力 | 1 | AXI4-Sパケットの終了 |
axi4s_fr_vid_in_tready | 出力 | 1 | オプションのAXI4-Sデータが準備完了 |
axi4s_vid_out_tdata | 出力 | 63 64 | AXI4-Sデータ入力 |
axi4s_vid_out_tvalid | 出力 | 1 | AXI4-Sデータが有効 |
axi4s_vid_out_tuser[0] | 出力 | 1 | AXI4-Sビデオフレームの開始 |
axi4s_vid_out_tuser[N-1:1] | 出力 | 65 | 未使用 |
axi4s_vid_out_tlast | 出力 | 1 | AXI4-Sパケットの終了 |
axi4s_vid_out_tready | 入力 | 1 | AXI4-Sデータが準備完了 |
次の式では、これらのインターフェイスのすべてのフルラスター tdata 幅サイズを示しています。
max (floor((( bits per color sample x (number of color planes+1) x pixels in parallel) + 7) / 8) x 8, 16)
次の式では、これらのインターフェイスのすべての tdata 幅サイズを示しています。
max (floor((( bits per color sample x number of color planes x pixels in parallel) + 7) / 8) x 8, 16)
次の式では、これらのインターフェイスのすべてのフルラスター tdata 幅サイズを示しています。
max (floor((( bits per color sample x (number of color planes+1) x pixels in parallel) + 7) / 8) x 8, 16)
次の式では、これらのインターフェイスのすべての tdata 幅サイズを示しています。
max (floor((( bits per color sample x number of color planes x pixels in parallel) + 7) / 8) x 8, 16)