Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

22.3.1. Full-Raster to Streaming Converterのインターフェイス

IPには2つの機能ビデオ・インターフェイス、2つのクロックドメイン、および2つのリセットがあります。インテルFPGAストリーミング・ビデオ・プロトコルとフルラスター・バリアントは、ビデオデータを交換するコンポーネントを接続するための標準インターフェイスです。

2つの入力クロックはすべて互いに非同期です。IPには内部的に、シングルビット信号とデータバス信号の両方のケースに対応するクロックドメイン・クロス回路が含まれています。これによって、2つの非同期クロックドメイン間でのデータ交換を安全に行うことができます。IPには、必要なすべての情報をTiming Analyzerに提供するエンベデッド・エンティティー .sdc ファイルも含まれています。システム統合の場合、デザイン内でIPをインスタンス化するときに必要な制約は次のとおりです。

  • 入力ビデオクロック (vid_in_clock_clk) のクロック周波数制約
  • 出力ビデオクロック (vid_out_clock_clk) のクロック周波数制約
表 362.  Full-Raster to Streaming Converterの入力および出力ビデオ・インターフェイス
名前 方向 説明
Clocks and resets
vid_in_clock_clk 入力 1 入力AXI4-Sフルラスター処理クロック
vid_in_reset_reset 入力 1 入力AXI4-Sフルラスター処理リセット
vid_out_clock_clk 入力 1

出力AXI4-Sアクティブビデオ

処理クロック

vid_out_reset_reset 入力 1

出力AXI4-S

処理リセット

Intel FPGA streaming videoインターフェイス
axi4s_fr_vid_in_tdata 入力 60 61 AXI4-Sデータ入力
axi4s_fr_vid_in_tvalid 入力 1 AXI4-Sデータが有効
axi4s_fr_vid_in_tuser[pixels in parallel-1:0] 入力 1 AXI4-Sビデオフレームの開始
axi4s_fr_vid_in_tuser[N-1:pixels in parallel] 入力 62 未使用
axi4s_fr_vid_in_tlast 入力 1 AXI4-Sパケットの終了
axi4s_fr_vid_in_tready 出力 1 オプションのAXI4-Sデータが準備完了
axi4s_vid_out_tdata 出力 63 64 AXI4-Sデータ入力
axi4s_vid_out_tvalid 出力 1 AXI4-Sデータが有効
axi4s_vid_out_tuser[0] 出力 1 AXI4-Sビデオフレームの開始
axi4s_vid_out_tuser[N-1:1] 出力 65 未使用
axi4s_vid_out_tlast 出力 1 AXI4-Sパケットの終了
axi4s_vid_out_tready 入力 1 AXI4-Sデータが準備完了
60

次の式では、これらのインターフェイスのすべてのフルラスター tdata 幅サイズを示しています。

max (floor((( bits per color sample x (number of color planes+1) x pixels in parallel) + 7) / 8) x 8, 16)

61

次の式では、これらのインターフェイスのすべての tdata 幅サイズを示しています。

max (floor((( bits per color sample x number of color planes x pixels in parallel) + 7) / 8) x 8, 16)

62

次の式では、 これらのインターフェイスのすべての tuser 幅サイズを示しています。

N = ceil (tdata幅 / 8)

63

次の式では、これらのインターフェイスのすべてのフルラスター tdata 幅サイズを示しています。

max (floor((( bits per color sample x (number of color planes+1) x pixels in parallel) + 7) / 8) x 8, 16)

64

次の式では、これらのインターフェイスのすべての tdata 幅サイズを示しています。

max (floor((( bits per color sample x number of color planes x pixels in parallel) + 7) / 8) x 8, 16)

65

次の式では、 これらのインターフェイスのすべての tuser 幅サイズを示しています。

N = ceil (tdata幅 / 8)