インテルのみ表示可能 — GUID: cmq1667813246499
Ixiasoft
インテルのみ表示可能 — GUID: cmq1667813246499
Ixiasoft
23.2. Genlock Controller IPのパラメーター
パラメーター | 値 | 説明 |
---|---|---|
Configuration | ||
Number of reference clock | 1~4 | VCXOトラッキングのソースとしてのリファレンス・クロック数 |
PFD Parameters | ||
Differential value size | 12~27 | PFDクロックカウンターのサイズと出力差分値 |
Differential value size | 8~24 | 出力差分値の2つのサンプル間の差を計算するためのエラーカウンターのビット数 |
Sample period counter size | 4~32 | IPがサンプル期間カウンターに使用する最下位ビット (LSB) の数を選択します。 |
LPF Parameters | ||
Filter Mode | Frequency Mode Phase Mode CPU selectable |
フィルターモードを選択します。 |
P Gain Mode | Positive Only Negative Only CPU selectable |
比例ゲインモードを選択します。 |
I Gain Mode | Positive Only Negative Only CPU selectable |
積分ゲインモードを選択します。 |
D Term enable | オンまたはオフ | 微分項ロジックをオンにします。 |
D Gain Mode | Positive Only Negative Only CPU selectable |
微分ゲインモードを選択します。 |
LPF to DAC LSB Position | 0から3 | DACの最下位ビット位置へのLPF出力を選択します。LSBを移動することで、IPがエラーウォブルを無視できるようにします。 |
VCXO Lock Confidence Counter Size | 6から32 | ロック信頼度カウントのサイズ (ビット単位)。IPがロックを示すまでにエラーが発生しなかった連続サンプルの数です。 |
DAC Parameters | ||
Resolution | 8から24 | PWM DAC値の出力サイズ。DACを駆動する値の精度を定義します。ビット数が大きいほど分解能が高く、ロックにかかる時間が長くなります。ビットが少ないと、ロック時間が短縮されますが、VCXOジッターが増加する可能性があります。 |
PMW Output Clock Divider | 3から4096 | IPは VCXOクロックをこの値で分周します (さらに2で分周します)。IPはその値を使用して、DAC出力ピンを駆動します。 この値は、高速応答が得られるほど十分に低い値である必要がありますが、VCXOジッターが増加するほど低すぎてはなりません。 |
Debug | ||
Enable Debug | 0から2 | 追加のCPUデバッグレジスターは次のとおりです。
|
Enable Genlock Profiler | Profiler enabled Profiler disabled |
プロファイラーを使用すると、受信ビデオ・ピクセル・クロックと送信ビデオ・ピクセル・クロックの差を測定できます。 プロファイラーは、フレーム開始 (SOF) トグル信号の受信と送信の間の遅延も測定します。 |
CPU Clock Frequency | 1 MHzから1 GHz | VCXO測定用のCPUクロック周波数とデバッグ用のリファレンス・クロック周波数 |
