Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

25.4. Genlock Signal Router IPレジスター

このIPを使用すると、Avalonメモリーマップド・プロセッサー・レジスター・インターフェイスを介してパラメーターをランタイム時にコンフィグレーションできます。
表 397.  Genlock Signal Router IPレジスター
オフセット レジスター アクセス 説明
Parameterizationレジスター
0x000 VID_PID RO このレジスターを読み出して、ゲンロック信号ルーターの製品IDを取得します。このレジスターは常に、0x6FA7_0172を返します。
0x004 VERSION_NUMBER RO このレジスターを読み出して、インテルがこのIPを構築するために使用するインテルQuartusリリースのバージョン情報を取得します。
0x008 PULSE_LENGTH RO このレジスターを読み出して、フレームパルスの開始がHighにアサートされると予想されるクロックサイクル数を取得します。
0x00C 予約済み RO  
0x010 GENLOCK_INPUTS RO このレジスターを読み出して、入力ポートの数を取得します。
0x014 GENLOCK_OUTPUTS RO このレジスターを読み出して、出力ポートの数を取得します。
0x018 GENLOCK_OUTPUT_TYPE RO このレジスターを読み出して、出力タイプのインターフェイスを取得します。
0x01C – 0x098 INPUT_TYPE_{0 to 31} RO このレジスターを読み出して、入力タイプのインターフェイスを取得します。
コア固有のレジスター
0x100 GPIO_INPUT RO このレジスターを読み出して、汎用入力レジスターにロードされたデータを取得します。
0x104 GPIO_OUTPUT RW このレジスターを読み出して、汎用出力レジスターにロードされたデータを読み出します。または、このレジスターに値をロードするように設定します。
0x180 OUTPUT_PORT_0 RW 各出力ポートの出力コンフィグレーション・パラメーターを設定します。
0x184 OUTPUT_PORT_1 RW
0x188 OUTPUT_PORT_2 RW
0x18C OUTPUT_PORT_3 RW
0x190 OUTPUT_PORT_4 RW
0x194 OUTPUT_PORT_5 RW
0x198 OUTPUT_PORT_6 RW
0x19C OUTPUT_PORT_7 RW
0x1A0 OUTPUT_PORT_8 RW
0x1A4 OUTPUT_PORT_9 RW
0x1A8 OUTPUT_PORT_10 RW
0x1AC OUTPUT_PORT_11 RW
0x1B0 OUTPUT_PORT_12 RW
0x1B4 OUTPUT_PORT_13 RW
0x1B8 OUTPUT_PORT_14 RW
0x1BC OUTPUT_PORT_15 RW
0x1C0 OUTPUT_PORT_16 RW
0x1C4 OUTPUT_PORT_17 RW
0x1C8 OUTPUT_PORT_18 RW
0x1CC OUTPUT_PORT_19 RW
0x1D0 OUTPUT_PORT_20 RW
0x1D4 OUTPUT_PORT_21 RW
0x1D8 OUTPUT_PORT_22 RW
0x1DC OUTPUT_PORT_23 RW
0x1E0 OUTPUT_PORT_24 RW
0x1E4 OUTPUT_PORT_25 RW
0x1E8 OUTPUT_PORT_26 RW
0x1EC OUTPUT_PORT_27 RW
0x1E0 OUTPUT_PORT_28 RW
0x1F4 OUTPUT_PORT_29 RW
0x1F8 OUTPUT_PORT_30 RW
0x1FC OUTPUT_PORT_31 RW
表 398.  Vid_pid
ビット 説明
31:0 製品識別番号
表 399.  Version_number_pid
ビット 説明
31:0 IPバージョン番号
表 400.  Pulse_length
ビット 説明
31:0 出力ゲンロックパルスのクロック数
表 401.  Genlock inputs
ビット 説明
31:0 入力ポート数
表 402.  Genlock outputs
ビット 説明
31:0 出力ポート数
表 403.  Genlock output type
ビット 説明
31:0 出力インターフェイスの種類
表 404.  Input Type NここでのNは、0から31となります。
ビット 説明
31:0 入力インターフェイスの種類
表 405.  GPIO Input
ビット 説明
31:0 汎用入力レジスター
表 406.  GPIO output
ビット 説明
31:0 汎用出力レジスター
表 407.  Output Port NここでのNは、0から31となります。
ビット 説明
31 このフィールドは出力ポートをイネーブルします。
4:0 このフィールドは、出力に配線する入力ポートを選択します。