Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

3.3. IPのデバッグ機能

ビデオおよびビジョン・プロセシングIPのMemory-mapped control interfaceをオンにすると、Debug featuresもオンにすることができます。

Debug featuresがオンになっているライトバリアントの場合、IMG_INFO コントロール・レジスターに書き込んだ値を読み戻すことができます。

フルバリアントを備えたデバッグ機能により、受信した画像情報パケットの詳細をクエリーできます。IPが画像情報パケットを受信するたびに、画像情報フィールドがデバッグ IMG_INFO レジスターバンクに格納されます。この情報は、メモリーマップド制御インターフェイスを介して読み出すことができます。

システムが期待どおりに動作しない場合、デバッグ機能は便利なデバッグツールです。必要に応じて、システムが動作しているときに、デザインでデバッグ・レジスター・バンクの領域コストが追加されないように、デバッグ機能をオフにしてプラットフォーム・デザイナーでIPを再生成できます。

表 4.  フルバリアント、ライトバリアント、およびデバッグ機能 (Clipper IP) の相対ALM消費量この表は、デバッグ機能の有無によるクリッパーIPの相対的なALM消費量を示しています。クリッパー・パラメーターは、並列2ピクセル、カラーサンプルあたり8ビット、2つのカラープレーン、およびオフセットによるクリッピングです。比較用に、表にはライトバリアントのClipperおよびVIP Clipper II IPが含まれています。この表には、333 MHzのクロックターゲットのタイミングスラックが含まれています。このデザインはデフォルト設定のインテルQuartus Primeプロ・エディションのバージョン21.4を使用し、Cyclone 10 GX 10CX220YF78015Gデバイスをターゲットとしています。表では、デバッグ機能がfMAXにわずかに影響を与えることを示しています。
IP ALM 333 MHz (ns) をターゲットとした場合のスラック
Clipper IP (フル) 493 0.481
Clipper IP (デバッグ機能を備えたフル) 616 0.494
Clipper IP (ライト) 394 0.451
VIP Clipper II 670 0.359
表 5.  Clipper IPの相対的なタイミングスラックこの表は、インテルCyclone 10デバイスのClipeer IPのターゲット周波数を525 MHzと人工的にアグレッシブにしたものを示しています。Debug featuresをオンにすると、Fmaxが518 MHzに減少します。フルバリアントのクリッパーとの比較用に、表にはライトバリアントのClipperおよびVIP Clipper II IPが含まれています。すべての図は、インテルQuartus Primeプロ・エディションのリリース21.4のデフォルト設定を使用したもので、インテルCyclone 10 GX 10CX220YF78015Gデバイスをターゲットとしています。
IP ALM 525 MHzをターゲットとした場合のスラック
ns MHz
Clipper IP (フルバリアント) 494 0.001 525
Clipper IP (デバッグ機能を備えたフルバリアント) 614 -0.028 518
Clipper IP (ライトバリアント) 395 0.065 545
VIP Clipper II 672 -0.659 390