Video and Vision Processing Suite Intel® FPGA IPユーザーガイド

ID 683329
日付 6/26/2023
Public
ドキュメント目次
1. Video and Vision Processing Suiteについて 2. Video and Vision Processing IPのスタートガイド 3. Video and Vision Processing IPの機能の説明 4. Video and Vision Processing IPインターフェイス 5. Video and Vision Processing IPレジスター 6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル 7. Protocol Converter Intel® FPGA IP 8. 3D LUT Intel® FPGA IP 9. AXI-Stream Broadcaster Intel® FPGA IP 10. Bits per Color Sample Adapter Intel FPGA IP 11. Chroma Key Intel® FPGA IP 12. Chroma Resampler Intel® FPGA IP 13. Clipper Intel® FPGA IP 14. Clocked Video Input Intel® FPGA IP 15. Clocked Video to Full-Raster Converter Intel® FPGA IP 16. Clocked Video Output Intel® FPGA IP 17. Color Space Converter Intel® FPGA IP 18. Deinterlacer Intel® FPGA IP 19. FIR Filter Intel® FPGA IP 20. Frame Cleaner Intel® FPGA IP 21. Full-Raster to Clocked Video Converter Intel® FPGA IP 22. Full-Raster to Streaming Converter Intel® FPGA IP 23. Genlock Controller Intel® FPGA IP 24. Generic Crosspoint Intel® FPGA IP 25. Genlock Signal Router Intel® FPGA IP 26. Guard Bands Intel® FPGA IP 27. Interlacer Intel® FPGA IP 28. Mixer Intel® FPGA IP 29. Parallel Converter Intel® FPGA IPのピクセル 30. Scaler Intel® FPGA IP 31. Stream Cleaner Intel® FPGA IP 32. Switch Intel® FPGA IP 33. Tone Mapping Operator Intel® FPGA IP 34. Test Pattern Generator Intel® FPGA IP 35. Video and Vision Monitor Intel FPGA IP 36. Video Frame Buffer Intel® FPGA IP 37. Video Frame Reader Intel FPGA IP 38. Video Frame Writer Intel FPGA IP 39. Video Streaming FIFO Intel® FPGA IP 40. Video Timing Generator Intel® FPGA IP 41. Warp Intel® FPGA IP 42. デザイン・セキュリティー 43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴

28.2. Mixer IPのパラメーター

Mixer IPは、ランタイム、およびコンパイル時パラメーターを提供します。
表 450.  Mixer IPのパラメーター
パラメーター 説明
Video data format
Lite mode オンまたはオフ オンにすると、Intel FPGA Streaming Videoプロトコルのライトバリアントを使用できます。
Bits per color sample 8~16 カラーサンプルごとのビット数を選択します。
Number of color planes 1~4 入力インターフェイスでクロックサイクルごとに送信されるピクセル数を選択します。
Number of pixels in parallel 1~8 出力インターフェイスでクロックサイクルごとに送信されるピクセル数を選択します。
Control settings
Memory-mapped control interface オンまたはオフ オンにすると、Avalonメモリーマップド制御エージェント・インターフェイスがイネーブルになり、レジスターマップを介したランタイム・コンフィグレーションが可能になります。Lite modeをオンにする場合は、Avalonメモリーマップド制御エージェント・インターフェイスが必要です。
Algorithm settings
Number of layers 2~8 ベースレイヤー (レイヤー0) を含むミキサーレイヤーの合計数
Do rounding オンまたはオフ オンにすると、各レイヤーのアルファ・ブレンディング計算の最後に、切り上げロジックが適用されます。この機能がイネーブルになっていない場合、小数ビットはすべて切り上げなしで切り取られます。
Layer 1: Use restricted offsets オンまたはオフ ミキサーレイヤー1の制限されたオフセットをオンにします。
Layer 1: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー1のアルファ・ブレンディング・モードを設定します。
Layer 2: Use restricted offsets オンまたはオフ ミキサーレイヤー2の制限されたオフセットをオンにします。
Layer 2: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー2のアルファ・ブレンディング・モードを設定します。
Layer 3: Use restricted offsets オンまたはオフ ミキサーレイヤー3の制限されたオフセットをオンにします。
Layer 3: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー3のアルファ・ブレンディング・モードを設定します。
Layer 4: Use restricted offsets オンまたはオフ ミキサーレイヤー4の制限されたオフセットをオンにします。
Layer 4: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー4のアルファ・ブレンディング・モードを設定します。
Layer 5: Use restricted offsets オンまたはオフ ミキサーレイヤー5の制限されたオフセットをオンにします。
Layer 5: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー5のアルファ・ブレンディング・モードを設定します。
Layer 6: Use restricted offsets オンまたはオフ ミキサーレイヤー6の制限されたオフセットをオンにします。
Layer 6: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー6のアルファ・ブレンディング・モードを設定します。
Layer 7: Use restricted offsets オンまたはオフ ミキサーレイヤー7の制限されたオフセットをオンにします。
Layer 7: Alpha blending mode ブレンディングなし、コマンドからのアルファ、データからのアルファ、コマンドまたはデータからのアルファ ミキサーレイヤー7のアルファ・ブレンディング・モードを設定します。
General
Extra pipeline level 0~3 パイプラインに追加するレジスターステージの数を設定します。
Debug features オンまたはオフ 制御エージェント・インターフェイスを介した書き込み可能なレジスターのリードバックをオンにします。
Separate clock for control interface オンまたはオフ 制御エージェント・インターフェイスの別のクロックをオンにします。