インテルのみ表示可能 — GUID: mlq1661431489850
Ixiasoft
1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
インテルのみ表示可能 — GUID: mlq1661431489850
Ixiasoft
32.2. Switch IPのパラメーター
IPは、コンパイル時およびランタイム・パラメーターを提供します。
パラメーター | 値 | 説明 |
---|---|---|
Video Data Format | ||
Intel FPGA streaming video interface type | Full、Lite、Full raster | 必要なストリーミング・ビデオ・プロトコルを選択します。 |
Bits per color sample | 8~16 | カラーサンプルごとのビット数を選択します。 |
Number of color planes | 1~4 | ピクセルあたりのカラープレーンの数を選択します。 |
Number of pixels in parallel | 1~8 | ピクセルあたりのカラープレーンの数を選択します。 |
Switch settings | ||
Number of inputs | 1~8 | 必要な入力数を選択します。 |
Number of outputs | 1~8 | 必要な出力数を選択します。 |
Crash switching | オンまたはオフ | 必要なスイッチングのタイプを選択します。クラッシュ・スイッチングにより、短いパケットが切断される可能性があります。 |
Autoconsume inputs | オンまたはオフ | オンにすると、必要に応じて切り替え時に入力が自動的に消費されるようになります。 |
All inputs are uninterrupted | オンまたはオフ | 簡易バリアントの場合は、別のフィールドの開始が常に各フィールドの終了に続くことが保証できる場合にのみオンにします。ライトバリアントに対してオンにすると、TUSER[0] で示されるように、フィールドの先頭で切り替えが行われます。ライトバリアントをオフにすると、TLAST で示されているように、各行の末尾でIPスイッチが発生します。切り替えは常にフィールド境界で発生するため、フルバリアントではこのパラメーターは使用されません。 |
‘tready’ signal present on switch streaming interfaces | オンまたはオフ | フルラスター・バリアントの場合のみ、スイッチの入力および出力接続に tready 信号が存在するかどうかを選択します。 |
Control settings | ||
Debug features | オンまたはオフ | 効果はありません。Switch IPにはデバッグ機能がありません。 |
Separate clock for control interface | オンまたはオフ | 制御インターフェイスの別のクロックをオンにします。 |
図 69. Switch IP GUI
