インテルのみ表示可能 — GUID: kly1439781508887
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1439781508887
Ixiasoft
3.1.1.1. 18 × 18または18 × 19独立乗算器
18 × 18または18 × 19独立乗算モードは次の式を使用します。
resulta = ay * ax
resultb = by * bx
図 6. Stratix® 10デバイスの可変精度DSPブロックごとに備わった2つの18 × 18あるいは18 × 19独立乗算器
次の図で、変数は以下のように定義されています。
- 18 × 19符号付きオペランドでは、n = 19およびm = 37
- 18 × 18符号なしオペランドでは、n = 18およびm = 36