インテルのみ表示可能 — GUID: kly1462520093603
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462520093603
Ixiasoft
7.1.1.5. Pre-adder Constantモード
このモードでは、1つの乗算器オペランドが入力ポートから派生し、他のオペランドは内部係数記憶装置から派生します。この係数記憶装置は、8個のプリセット係数を可能とします。係数選択信号は、coefsel[0..3]です。
このモードは次の等式で表現されます。

次の図は、乗算器のPre-adder Constantモードを表しています。
図 36. Pre-adder Constantモード