インテルのみ表示可能 — GUID: kly1441242642593
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441242642593
Ixiasoft
6.2.1. 18 x 18 Plus 36モードでの36ビット未満のオペランドの使用例
この例は、36ビットオペランドの代わりに101010101010 (バイナリ) の符号付き12ビット入力データで18 × 18 Plus 36動作モードを使用するように Stratix® 10ネイティブ固定小数点DSPのIPコアを構成する方法を示しています。
- Representation format for bottom multiplier x operand をsignedに設定します。
- Representation format for bottom multiplier y operand をunsignedに設定します。
- 'bx' input bus widthを18に設定します。
- 'by' input bus widthを18に設定します。
- 例えば'111111111111111111'といった18ビットの符号付表現データをbx入力バスに提供します。
このステップでは、符号拡張を実行します。最初の12ビット入力は最上位18ビットを表すbxを持つ36ビットに拡張されます。
- 例えば'111111101010101010'といった18ビットの符号付表現データをby入力バスに提供します。