インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
7.2.1. Generalタブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
What is the number of multipliers? | 1 - 4 |
1 | 同時に追加する乗算器の個数です。この値は1から4までです。 |
How wide should the A input buses be? | 1 - 256 | 16 | dataa[] ポートの幅を指定します。 |
How wide should the B input buses be? | 1 - 256 | 16 | datab[] ポートの幅を指定します。 |
How wide should the 'result' output bus be? | 1 - 256 | 32 | result[] ポートの幅を指定します。 |
Create an associated clock enable for each clock | On Off |
Off | 各クロック用にクロックイネーブルを作成するには、このオプションを選択します。 |