インテルのみ表示可能 — GUID: kly1439880839127
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1439880839127
Ixiasoft
3.1.1.2. 27 × 27独立乗算器
27 x 27独立乗算器モードは、等式resulta = ay * axを使用します。
図 7. Stratix® 10デバイスの可変精度DSPブロックごとに備わった1つの27 × 27独立乗算器モードこのモードでは、チェーンアウト加算器またはアキュムレーターと組み合わせた場合、resultaを最大64ビットとすることが可能です。