インテルのみ表示可能 — GUID: kly1436149387200
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1436149387200
Ixiasoft
1.1. 機能特性
Stratix® 10固定小数点演算機能には以下が含まれます。
- 高性能かつ省消費電力の完全にレジスター化された乗算演算
- 18ビットおよび27ビットのワード長
- DSPブロックごとに2つの18 x 19乗算器または1つの27 x 27乗算器
- 乗算結果を組合わるために内蔵された加算、減算、および64ビットダブル累算レジスター
- 19ビットまたは27ビットのカスケード接続およびアプリケーションをフィルターするためにタップ・ディレイ・ラインの形成に前置加算器を使用する場合の18ビットカスケード接続
- 外部ロジックのサポートなしでブロックからブロックへ出力結果を伝播する64ビット出力バスのカスケード
- 対称フィルタ用18ビットおよび27ビットのDSP動作モードでサポートされるハード前置加算器
- フィルタ実装向け18ビットおよび27ビットの両モードの内部係数レジスターバンク
- 分割された出力加算器を使用する18ビットおよび27ビットのシストリック有限インパルス応答 (FIR) フィルター
- バイアス丸めサポート
Stratix® 10の浮動小数点演算は完全にハード化されたアーキテクチャーです。浮動小数点演算には以下の機能が含まれます。:
- 乗算、加算、減算、積和、および積差
- 累積機能とダイナミック・アキュムレーター・リセット・コントロールを持つ乗算
- カスケード加算およびカスケード減算機能を持つ乗算
- 虚数乗法
- ダイレクト・ベクトル・ドット積
- シストリックFIRフィルター
- シーケンシャル・ベクトル・ドット積
- 例外フラグを使用した例外処理サポート