インテル® Stratix® 10可変精度DSPブロック・ユーザーガイド

ID 683832
日付 5/08/2017
Public
ドキュメント目次

3.1.5.1. 可変精度ブロック・アーキテクチャー・ビューへのシストリック・モード・ユーザー・ビューのマッピング

次の図は、レジスターのリタイミングと加算器の再構築を行うことで、 Stratix® 10の可変精度DSPブロック (d) を使用してシストリックFIRフィルター (a) のユーザービューが実装可能であることを図示したものです。レジスターBは、(b) に示されているようにチェインイン、ay入力パス、およびax入力パスでシストリック・レジスターにリタイミングすることができます。レジスターのリタイミングの最終結果は (c) に示されています。加算器の位置はその後、乗算器の出力の両方を合計するために再度構成されます。加算器の結果はチェインアウト加算器に送られ、(d) に示される前のDSPブロックからのチェインイン値と加算されます。

図 14. 可変精度ブロック・アーキテクチャー・ビューへのシストリック・モード・ユーザー・ビューのマッピング