インテルのみ表示可能 — GUID: kly1440034789366
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1440034789366
Ixiasoft
3.1.5.1. 可変精度ブロック・アーキテクチャー・ビューへのシストリック・モード・ユーザー・ビューのマッピング
次の図は、レジスターのリタイミングと加算器の再構築を行うことで、 Stratix® 10の可変精度DSPブロック (d) を使用してシストリックFIRフィルター (a) のユーザービューが実装可能であることを図示したものです。レジスターBは、(b) に示されているようにチェインイン、ay入力パス、およびax入力パスでシストリック・レジスターにリタイミングすることができます。レジスターのリタイミングの最終結果は (c) に示されています。加算器の位置はその後、乗算器の出力の両方を合計するために再度構成されます。加算器の結果はチェインアウト加算器に送られ、(d) に示される前のDSPブロックからのチェインイン値と加算されます。
図 14. 可変精度ブロック・アーキテクチャー・ビューへのシストリック・モード・ユーザー・ビューのマッピング