インテルのみ表示可能 — GUID: kly1436177350991
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1436177350991
Ixiasoft
2.3. 固定小数点演算向けの前置加算器
可変精度DSPブロックはそれぞれ、19ビットの前置加算器を2個備えています。これらの前置加算器は以下の構成でコンフィグレーションすることができます。
- 18 x 19モードの18ビット (符号ありまたは符号なし) 加算あるいは18ビット (符号あり) 減算
- 27 x 27モードの26ビット加算あるいは減算
18 x 19モードでは、同じDSPブロック内の前置加算器が両方とも使用される場合、前置加算器は同じ動作タイプ (加算または減算のいずれか) を共有する必要があります。