インテルのみ表示可能 — GUID: kly1440663524402
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1440663524402
Ixiasoft
4.1. 固定小数点演算向けの内部係数と前置加算器
18ビットモードでのみ入力カスケードで前置加算器をイネーブルすることができます。
18ビットと27ビットの両モードで、係数機能とプリアダー機能を個別に使用することができます。
18ビットモードで前置加算機能がイネーブルされている場合、最上位および最下位の両方の前置加算器をイネーブルにする必要があります。
内部係数機能が18ビットモードでイネーブルされている場合は、最上位と最下位の両方の係数をイネーブルにする必要があります。