インテルのみ表示可能 — GUID: kly1462329519792
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462329519792
Ixiasoft
9.2.1. Generalタブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
Multiplier Configuration | |||
Type | Multiply 'dataa' input by 'datab' input Multiply 'dataa' input by itself (squaring operation) |
Multiply 'dataa' input by 'datab' input | 乗算器に希望の設定を選択します。 |
データポート幅 | |||
Dataa width | 1~256ビット | 8ビット | dataa[]ポートの幅を指定します。 |
Datab width | 1~256ビット | 8ビット | datab[]ポートの幅を指定します。 |
How should the width of the 'result' output be determined? | |||
Type | Automatically calculate the width Restrict the width |
Automatically calculate the width | result[]ポートの幅を決定する方法を選択します。 |
value | 1~512ビット | 16ビット | result[]ポートの幅を指定します。 この値は、TypeパラメーターでRestrict the widthを選択した場合にのみ有効となります。 |
Result width | 1~512ビット | — | result[]ポートの有効な幅を表示します。 |