インテルのみ表示可能 — GUID: kly1439882177026
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1439882177026
Ixiasoft
3.1.3. 独立複素数乗算器
Stratix® 10デバイスは、2つの固定小数点演算Multiplier Adder Sumモードを使用して18 × 19複素数乗算器モードをサポートします。
図 9. 複素数乗算式のサンプル
虚部の[(a × d) + (b × c)]は1番目の可変精度DSPブロックに実装され、実部の[(a × c) - (b × d)]は2番目の可変精度DSPブロックに実装されます。
図 10. Stratix® 10デバイスの2つの可変精度DSPブロックを備えた1つの18 × 19複素数乗算器