インテルのみ表示可能 — GUID: kly1440145127587
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1440145127587
Ixiasoft
3.2.1.3. 積和演算モード
このモードは浮動小数点乗算を実行し、その以前の乗算の結果を使用した浮動小数点の加算あるいは減算がそれに続きます。
ACCUMULATE信号がHighの場合、このモードは等式 result = (ay*az) + 前の値 を使用します。
ACCUMULATE信号がHighの場合、このモードは等式 result = (ay*az) - 前の値 を使用します。
浮動小数点積和演算モードは、次の例外フラグをサポートしています。
- mult_invalid
- mult_inexact
- mult_overflow
- mult_underflow
- adder_invalid
- adder_inexact
- adder_overflow
- adder_underflow
図 19. Stratix® 10デバイスの積和演算モード