インテルのみ表示可能 — GUID: kly1441591943605
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441591943605
Ixiasoft
8.3. パラメーター
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
全体 | |||
How wide should the A input buses be? | 1~256 | 18 | dataa_imagおよびdataa_real入力バスのビット数を指定します。 |
How wide should the B input buses be? | 1~256 | 18 | datab_imagおよびdatab_real入力バスのビット数を指定します。 |
How wide should the ‘result’ output bus be? | 1~256 | 36 | ‘result’出力バスのビット数指定します。 |
入力表現 | |||
What is the representation format for A inputs? | Signed, Unsigned |
Signed | A入力の表現形式を指定します。 Stratix® 10デバイスでは、Signed表現形式のみがサポートされています。 |
What is the representation format for B inputs? | Signed, Unsigned |
Signed | B入力の表現形式を指定します。 Stratix® 10デバイスでは、Signed表現形式のみがサポートされています。 |
実装形式 | |||
Which implementation style should be used? | Automatically select a style for best trade-off for the current settings Canonical. (シンプルな乗算器の個数を最小限にします) Conventional. (ロジックセルの使用を最小限にします) |
Automatically select a style for best trade-off for the current settings | Stratix® 10デバイスは、Automatically select a style for best trade-off for the current settings形式のみをサポートします。Quartus Prime開発ソフトウェアは、 選択したデバイスファミリーと入力幅に基づいて最適な実装を決定します。 |
パイプライン | |||
Output latency | 0~11 | 4 | 出力レイテンシーのクロックサイクル数を指定します。 |
Create a Clear input? | NONE ACLR SCLR |
NONE | 複素数乗算器のaclrまたはsclr信号を作成するには、このオプションを選択します。 |
Create a Clock Enable input? | On Off |
Off | 複素数乗算器のena信号を作成するには、このオプションを選択します。 |