インテルのみ表示可能 — GUID: kly1440663724450
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1440663724450
Ixiasoft
4.2. 固定小数点演算向けのアキュムレーター
Stratix® 10デバイスのアキュムレーターは、出力レジスターバンクとアキュムレーターの間に位置する64ビットのダブル累算レジスターをイネーブルすることによってダブル累算をサポートします。