インテルのみ表示可能 — GUID: dmi1461148944943
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: dmi1461148944943
Ixiasoft
10.2. Stratix® 10ネイティブ浮動小数点DSP IPコアのパラメーター化
パラメーターを選択して、デザインに適したIPコアを作成します。
- Quartus Prime プロ・エディション IPカタログ内の
- Device Familyで、 Stratix® 10 を選択します。
- Click on Library > DSP > Primitive DSP > Stratix® 10 Native Floating Point DSPの順に進みます。
Stratix® 10ネイティブ浮動小数点DSP IPコアのIPパラメーターエディターが開きます。
- New IP VariationダイアログボックスでEntity Nameを入力し、OKをクリックします。
- ParametersでDSP TemplateおよびIPコアの表示方法のViewを選択します。
- DSP Block Viewで有効な各レジスタのリセットあるいはクロックをトグルします。
- Multiply AddやVector Mode 1に対しては、GUIでChain Inマルチプレクサーをクリックし、chaininポートあるいはAxポートから入力を選択します。
- GUIでAdderシンボルをクリックし、加算あるいは減算を選択します。
- GUIでChain Outマルチプレクサーをクリックし、chainoutポートを選択します。
- Generate HDLをクリックします。
- Finishをクリックします。