インテルのみ表示可能 — GUID: kly1441258296801
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441258296801
Ixiasoft
6.3.3. 内部係数タブ
パラメーター | IPが生成するパラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|---|
‘ax' operand source | operand_source_max | input coef |
input | ax入力バスへのオペランドソースを指定します。最上位の乗算器の内部係数モジュールをイネーブルするには、coefを選択します。 この内部係数機能をイネーブルする場合、Register input 'ax' of the multiplierパラメーターにはNoを選択します。 axとbxのオペランドソースは同じでなければいけません。 |
'bx' operand source | operand_source_mbx | input coef |
input | bx入力バスへのオペランドソースを指定します。最下位の乗算器の内部係数モジュールをイネーブルするには、coefを選択します。 この内部係数機能をイネーブルする場合、Register input 'bx' of the multiplierパラメーターにはNoを選択します。 axとbxのオペランドソースは同じでなければいけません。 |
'coefsel' 入力レジスターの設定 | ||||
Register input 'coefsela' of the multiplier | coef_sel_a_clock | No Clock0 Clock1 Clock2 |
No | coefsela入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。 |
Register input 'coefselb' of the multiplier | coef_sel_b_clock | No Clock0 Clock1 Clock2 |
No | coefselb入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。 |
係数記憶のコンフィグレーション | ||||
coef_a_0–7 | coef_a_0–7 | 整数 | 0 | ax入力バスへの係数値を指定します。 18ビット動作モードの場合、最大入力値は218 - 1です。27ビット動作モードの場合、最大入力値は227 - 1です。 |
coef_b_0–7 | coef_b_0–7 | 整数 | 0 | bx入力バスの係数値を指定します。 |