インテルのみ表示可能 — GUID: kly1440569258906
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1440569258906
Ixiasoft
3.2.2.5. 複素数乗算
Stratix® 10デバイスは、4つの Stratix® 10可変精度DSPブロックを使用して浮動小数点演算の単精度複素数乗算器をサポートします。
図 24. 複素数乗算式のサンプル
虚数部の[(a × d) + (b × c)]は最初の2つの可変精度DSPブロックに実装され、実数部の[(a × c) - (b × d)]は次の2つの可変精度DSPブロックに実装されます。
図 25. 虚数結果の複素数乗算
図 26. 実数結果の複素数乗算