インテル® Stratix® 10可変精度DSPブロック・ユーザーガイド

ID 683832
日付 5/08/2017
Public
ドキュメント目次

6.3.2. Pre-adderタブ

表 22.  Pre-adderタブ
パラメーター IPが生成するパラメーター デフォルト値 説明
‘ay' operand source operand_source_may

input

preadder

input ay入力へのオペランドソースを指定します。最上位の乗算器への前置加算器をイネーブルするには、preadderを選択します。aybyオペランドソースは、同じソースを設定する必要があります。
‘by' operand source operand_source_mby

input

preadder

input by入力へのオペランドソースを指定します。最下位の乗算器への前置加算器モジュールをイネーブルするには、preadderを選択します。aybyオペランドソースは、同じソースを設定する必要があります。
Set pre-adder a operation to subtraction preadder_subtract_a

No

Yes

No 最上位の乗算器への前置加算器モジュールの減算操作を指定するには、Yesを選択します。

最上位の乗算器への前置加算器モジュールの加算操作を指定するには、Noを選択します。

このパラメーターにYesを選択する場合、'ay' operand sourcepreadderに設定する必要があります。

最上位と最下位の乗算器の前置加算器の設定は同じでなければいけません。

Set pre-adder b operation to subtraction preadder_subtract_b

No

Yes

No

ボトム乗算器への前置加算器モジュールの減算操作を指定するには、Yesを選択します。

最下位の乗算器への前置加算器モジュールの加算操作を指定するには、Noを選択します。

このパラメーターにYesを選択する場合、'by' operand sourcepreadderに設定する必要があります。

最上位と最下位の乗算器の前置加算器の設定は同じでなければいけません。

データ 'z' のコンフィグレーション
'az' input bus width az_width 0~18 0 az入力バスの幅を指定します。

固定小数点演算の最大入力データ幅を参照してください。

Register input 'az' of the multiplier az_clock

No

Clock0

Clock1

Clock2

No az入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0 Clock1、あるいはClock2を選択します。
'bz' input bus width bz_width 0~18 0 bz入力バスの幅を指定します。

固定小数点演算の最大入力データ幅を参照してください。

Register input 'bz' of the multiplier bz_clock

No

Clock0

Clock1

Clock2

No bz入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0 Clock1、あるいはClock2を選択します。