インテルのみ表示可能 — GUID: kly1441247778811
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441247778811
Ixiasoft
6.3.2. Pre-adderタブ
パラメーター | IPが生成するパラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|---|
‘ay' operand source | operand_source_may | input preadder |
input | ay入力へのオペランドソースを指定します。最上位の乗算器への前置加算器をイネーブルするには、preadderを選択します。ayとbyオペランドソースは、同じソースを設定する必要があります。 |
‘by' operand source | operand_source_mby | input preadder |
input | by入力へのオペランドソースを指定します。最下位の乗算器への前置加算器モジュールをイネーブルするには、preadderを選択します。ayとbyオペランドソースは、同じソースを設定する必要があります。 |
Set pre-adder a operation to subtraction | preadder_subtract_a | No Yes |
No | 最上位の乗算器への前置加算器モジュールの減算操作を指定するには、Yesを選択します。 最上位の乗算器への前置加算器モジュールの加算操作を指定するには、Noを選択します。 このパラメーターにYesを選択する場合、'ay' operand sourceはpreadderに設定する必要があります。最上位と最下位の乗算器の前置加算器の設定は同じでなければいけません。 |
Set pre-adder b operation to subtraction | preadder_subtract_b | No Yes |
No | ボトム乗算器への前置加算器モジュールの減算操作を指定するには、Yesを選択します。 最下位の乗算器への前置加算器モジュールの加算操作を指定するには、Noを選択します。 このパラメーターにYesを選択する場合、'by' operand sourceはpreadderに設定する必要があります。 最上位と最下位の乗算器の前置加算器の設定は同じでなければいけません。 |
データ 'z' のコンフィグレーション | ||||
'az' input bus width | az_width | 0~18 | 0 | az入力バスの幅を指定します。 固定小数点演算の最大入力データ幅を参照してください。 |
Register input 'az' of the multiplier | az_clock | No Clock0 Clock1 Clock2 |
No | az入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0 、Clock1、あるいはClock2を選択します。 |
'bz' input bus width | bz_width | 0~18 | 0 | bz入力バスの幅を指定します。 固定小数点演算の最大入力データ幅を参照してください。 |
Register input 'bz' of the multiplier | bz_clock | No Clock0 Clock1 Clock2 |
No | bz入力レジスターへの入力クロック信号をイネーブルし、指定するにはClock0 、Clock1、あるいはClock2を選択します。 |