インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
9.2.3. Pipeliningタブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
Do you want to pipeline the function? | |||
Pipeline | No Yes |
No | 乗算器の出力にパイプライン・レジスターをイネーブルするには、Yesを選択します。パイプライン・レジスターをイネーブルすると、出力に余分な遅延が追加されます。 |
Latency | 0より大きい値 | 1 | クロックサイクルの出力遅延を指定します。 |
Clear Signal Type | NONE ACLR SCLR |
NONE | パイプライン・レジスターのリセットの種類を指定します。 パイプライン・レジスターを使用しないのであれば、NONEを選択します。 パイプライン・レジスターに非同期クリアーを使用するには、ACLRを選択します。これにより、ACLRポートが生成されます。 パイプライン・レジスターに同期クリアーを使用するには、SCLRを選択します。これにより、SCLRポートが生成されます。 |
Create a 'clken' clock enable clock | — | — | パイプライン・レジスターのクロックポートのアクティブHighクロックイネーブルを指定します。 |
What type of optimization do you want? | |||
Type | Default Speed Area |
Default | IPコアの最適化を指定します。 Quartus Prime開発ソフトウェアを使用してIPコアの最適化方法を決定するには、Defaultを選択します。 |