インテル® Stratix® 10可変精度DSPブロック・ユーザーガイド

ID 683832
日付 5/08/2017
Public
ドキュメント目次

2. ブロック・アーキテクチャーの概要

Stratix® 10の可変精度DSPブロックは以下の要素で構成されています。
表 4.  ブロック・アーキテクチャー
DSP実装 ブロック・アーキテクチャー
固定小数点演算
  • 入力レジスター・バンク
  • パイプライン・レジスター
  • 前置加算器
  • 内部係数
  • 乗算器
  • 加算器
  • アキュムレーターとチェインアウト加算器
  • シストリック・レジスター
  • ダブル累算レジスター
  • 出力レジスターバンク
浮動小数点演算
  • 入力レジスターバンク
  • パイプライン・レジスター
  • 乗算器
  • 加算器
  • アキュムレーターとチェインアウト加算器
  • 出力レジスターバンク
  • 例外処理
図 1.  Stratix® 10デバイスにおける固定小数点演算の可変精度DSPブロック・アーキテクチャー (18 x 19モード)
図 2.  Stratix® 10デバイスにおける固定小数点演算の可変精度DSPブロック・アーキテクチャー (27 x 27モード)
図 3.  Stratix® 10デバイスにおける浮動小数点演算の可変精度DSPブロック・アーキテクチャー