インテルのみ表示可能 — GUID: kly1436177028239
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1436177028239
Ixiasoft
2. ブロック・アーキテクチャーの概要
Stratix® 10の可変精度DSPブロックは以下の要素で構成されています。
DSP実装 | ブロック・アーキテクチャー |
---|---|
固定小数点演算 |
|
浮動小数点演算 |
|
図 1. Stratix® 10デバイスにおける固定小数点演算の可変精度DSPブロック・アーキテクチャー (18 x 19モード)
図 2. Stratix® 10デバイスにおける固定小数点演算の可変精度DSPブロック・アーキテクチャー (27 x 27モード)
図 3. Stratix® 10デバイスにおける浮動小数点演算の可変精度DSPブロック・アーキテクチャー