インテルのみ表示可能 — GUID: kly1441262985792
Ixiasoft
1. Stratix® 10の可変精度DSPブロックの概要
2. ブロック・アーキテクチャーの概要
3. 動作モードの説明
4. デザイン検討事項
5. Stratix® 10可変精度DSPブロック実装ガイド
6. Stratix® 10ネイティブ固定小数点DSP IPコア・リファレンス
7. ALTERA_MULT_ADD IPコア・リファレンス
8. ALTMULT_COMPLEX IPコア・リファレンス
9. LPM_MULT (Multiplier) IP コア・リファレンス
10. Stratix 10ネイティブ浮動小数点DSP IPコア・リファレンス
11. Stratix® 10 可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441262985792
Ixiasoft
6.3.5. Pipeliningタブ
パラメーター | IPが生成するパラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|---|
1st Pipeline | ||||
Add input pipeline register to the input data signal (x/y/z/coefsel/negate/sub) | input_pipeline_clock | No Clock0 Clock1 Clock2 |
No | x、y、z、coefsela、coefselb、negate、およびsub 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。 |
Add input pipeline register to the 'accumulate' data signal | accum_pipeline_clock | No Clock0 Clock1 Clock2 |
No | accumulate 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。 5 |
Add input pipeline register to the 'loadconst' data signal | load_const_pipeline_clock | No Clock0 Clock1 Clock2 |
No | loadconst 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。5 |
2nd pipeline | ||||
Add input pipeline register to the input data signal (x/y/z/coefsel/negate/sub) | second_pipeline_clock | No Clock0 Clock1 Clock2 |
No | x、y、z、coefsela、coefselb、negate、およびsub 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。 |
Add input 2nd pipeline register to the 'accumulate' data signal | accum_2nd_pipeline_clock | No Clock0 Clock1 Clock2 |
No | accumulate 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。5 |
Add input pipeline register to the 'loadconst' data signal | load_const_2nd_pipeline_clock | No Clock0 Clock1 Clock2 |
No | loadconst 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0、Clock1、あるいはClock2を選択します。5 |
5 ダイナミック・コントロール信号用のパイプライン入力レジスターはすべて、同じクロック設定にする必要があります。