インテル® Stratix® 10可変精度DSPブロック・ユーザーガイド

ID 683832
日付 5/08/2017
Public
ドキュメント目次

6.3.5. Pipeliningタブ

表 25.  Pipeliningタブ
パラメーター IPが生成するパラメーター デフォルト値 説明
1st Pipeline
Add input pipeline register to the input data signal (x/y/z/coefsel/negate/sub) input_pipeline_clock

No

Clock0

Clock1

Clock2

No xyzcoefselacoefselbnegate、およびsub 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。
Add input pipeline register to the 'accumulate' data signal accum_pipeline_clock

No

Clock0

Clock1

Clock2

No accumulate 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。 5
Add input pipeline register to the 'loadconst' data signal load_const_pipeline_clock

No

Clock0

Clock1

Clock2

No loadconst 1stパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。5
2nd pipeline
Add input pipeline register to the input data signal (x/y/z/coefsel/negate/sub) second_pipeline_clock

No

Clock0

Clock1

Clock2

No xyzcoefselacoefselbnegate、およびsub 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。
Add input 2nd pipeline register to the 'accumulate' data signal accum_2nd_pipeline_clock

No

Clock0

Clock1

Clock2

No accumulate 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。5
Add input pipeline register to the 'loadconst' data signal load_const_2nd_pipeline_clock

No

Clock0

Clock1

Clock2

No loadconst 2ndパイプライン・レジスターへの入力クロック信号をイネーブルし、指定するにはClock0Clock1、あるいはClock2を選択します。5
5 ダイナミック・コントロール信号用のパイプライン入力レジスターはすべて、同じクロック設定にする必要があります。