インテル® Stratix® 10コンフィグレーション・ユーザーガイド

ID 683762
日付 12/16/2019
Public
ドキュメント目次

2.3. HPS、 PCIe* 、eSRAM、HBM2の追加クロック要件

インテル® Stratix® 10デバイスには、 PCIe* 、HPS EMIF、eSRAM、高帯域幅メモリー (HBM2) IPに対して追加のクロック要件があります。
コンフィグレーションの失敗を回避するため、 インテル® Stratix® 10デバイスには、 PCIe* 、HPS EMIF、eSRAM、HBM2 IP、およびすべてのEタイルバリアントに向けた追加のクロックが必要です。コンフィグレーションを開始する前に、これらのブロックにフリーランニングで安定したリファレンス・クロックを提供する必要があります。このリファレンス・クロックは、OSC_CLK_1の要件 で説明されている内部または外部オシレーターのコンフィグレーション・クロック要件とは別です。これらのブロック名とその特定のクロック名は次のとおりです。
  • HBM2: pll_ref_clkおよびext_core_clk
  • eSRAM: CLK_ESRAM_[0,1]pおよびCLK_ESRAM_[0,1]n
  • HPS EMIF: pll_ref_clk
  • LタイルおよびHタイル PCIe* チャネル: REFCLK_GXB
  • Eタイル: REFCLK_GXE
注: 正常にコンフィグレーションを行うには、トランシーバーの電源は公称レベルである必要があります。VCC電源およびVCCP電源は限られたトランシーバー・チャネルのテストに使用することができます。多くのトランシーバーを含むデザインでは、安定した動作を確保するために補助電源が必要です。