インテルのみ表示可能 — GUID: bjj1534517451738
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: bjj1534517451738
Ixiasoft
2.3. HPS、 PCIe* 、eSRAM、HBM2の追加クロック要件
インテル® Stratix® 10デバイスには、 PCIe* 、HPS EMIF、eSRAM、高帯域幅メモリー (HBM2) IPに対して追加のクロック要件があります。
コンフィグレーションの失敗を回避するため、 インテル® Stratix® 10デバイスには、 PCIe* 、HPS EMIF、eSRAM、HBM2 IP、およびすべてのEタイルバリアントに向けた追加のクロックが必要です。コンフィグレーションを開始する前に、これらのブロックにフリーランニングで安定したリファレンス・クロックを提供する必要があります。このリファレンス・クロックは、OSC_CLK_1の要件 で説明されている内部または外部オシレーターのコンフィグレーション・クロック要件とは別です。これらのブロック名とその特定のクロック名は次のとおりです。
- HBM2: pll_ref_clkおよびext_core_clk
- eSRAM: CLK_ESRAM_[0,1]pおよびCLK_ESRAM_[0,1]n
- HPS EMIF: pll_ref_clk
- LタイルおよびHタイル PCIe* チャネル: REFCLK_GXB
- Eタイル: REFCLK_GXE
注: 正常にコンフィグレーションを行うには、トランシーバーの電源は公称レベルである必要があります。VCC電源およびVCCP電源は限られたトランシーバー・チャネルのテストに使用することができます。多くのトランシーバーを含むデザインでは、安定した動作を確保するために補助電源が必要です。