インテルのみ表示可能 — GUID: aep1532937566832
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: aep1532937566832
Ixiasoft
5.6.2. ファクトリー・イメージおよび1つのアプリケーション・イメージのビットストリームを含む初期フラッシュイメージの作成
- FileメニューのProgramming File Generatorをクリックします。
- Device familyドロップダウン・リストから インテル® Stratix® 10を選択します。
- Configuration modeドロップダウン・リストからコンフィグレーション・モードを選択します。現行の インテル® Quartus® Prime開発ソフトウェアは、Active Serial x4でのリモート・システム・アップデート機能のみをサポートしています。
- Output Filesタブで出力ディレクトリーとファイル名を割り当てます。
- 出力ファイルタイプを選択します。
アクティブシリアル (AS) x4コンフィグレーション・モードの場合、次のファイルタイプを選択します。
- JTAG Indirect Configuration File (.jic)
- Memory Map File (.map)
- Raw Programming File (.rpd)。.rpdファイルの生成はオプションです。
図 76. 初期フラッシュイメージの作成 - Input FilesタブでAdd Bitstreamをクリックし、ファクトリー・イメージおよびアプリケーション・イメージの.sofファイルを選択してOpenをクリックします。
- Bitstream_1は、ファクトリー・イメージのビットストリームです。
- Bitstream_2 は、アプリケーション・イメージのビットストリームです。
図 77. 入力ファイルタブ: .sofの指定 - Configuration DeviceタブのAdd Deviceをクリックし、MT25QU02Gフラッシュメモリーを選択してOKをクリックします。 Programming File Generatorツールは自動的にフラッシュ・パーティションを生成します。
- FACTORY_IMAGEパーティションを選択してEditをクリックします。
- Edit PartitionダイアログボックスのInput fileドロップダウン・リストで、ファクトリー・イメージの.sofとしてBitstream_1を選択します。PageとAddress Modeには、デフォルト設定を維持します。OKをクリックします。
- MT25QU02Gフラッシュメモリーを選択して、Add Partitionをクリックします。
- Add PartitionダイアログボックスのInput fileドロップダウン・リストで、アプリケーション・イメージの.sofにBitstream_2を選択します。Page: 1を割り当てます。Address Modeには、デフォルト設定を維持します。OKをクリックします。
- Flash loaderでSelectをクリックします。Device familyリストから インテル® Stratix® 10を選択します。Device nameに1SX280LU2を選択します。OKをクリックします。
- Generateをクリックしてリモート・システム・アップデート・プログラミング・ファイルを生成します。Programming File Generatorは次のファイルを生成します。
- Initial_RSU_Image.jic
- Initial_RSU_Image_jic.map
図 78. コンフィグレーション・タブ: デバイス、パーティション、フラッシュローダーの追加、および生成
次の出力例は、生成される.mapファイルを示しています。.mapは、ファクトリー・イメージ、CPB0、CPB1および1つのアプリケーション・イメージの開始アドレスをリストします。リモート・システム・アップデートにはこれらのアドレスが必要です。
BLOCK START ADDRESS END ADDRESS
BOOT_INFO 0x00000000 0x0010FFFF
FACTORY_IMAGE 0x00110000 0x002D3FFF
SPT0 0x002D4000 0x002DBFFF
SPT1 0x002DC000 0x002E3FFF
CPB0 0x002E4000 0x002EBFFF
CPB1 0x002EC000 0x002F3FFF
Application Image 0x002F4000 0x004B7FFF
Configuration device: 1SX280LU3S2
Configuration mode: Active Serial x4
Quad-Serial configuration device dummy clock cycle: 15
Notes:
- Data checksum for this conversion is 0xBFFB90A5
- All the addresses in this file are byte addresses
プログラミング・ファイルの生成後、フラッシュメモリーのプログラミングを行うことができます。