インテルのみ表示可能 — GUID: qbo1551804418458
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: qbo1551804418458
Ixiasoft
7.3. SDMデバッグ・ツールキットの概要
インテル® Stratix® 10 SDMデバッグ・ツールキットは、 インテル® Quartus® Prime開発ソフトウェアのシステムコンソールで、Tools > System Debugging Tools > System Console > Intel Stratix 10 Debug Toolkitを使用して起動します。
SDMデバッグ・ツールキットは、 インテル® Stratix® 10デバイスの現在のステータスへのアクセスを提供します。これらのコマンドを使用するには、アクセスするモジュールを含む有効なデザインをロードしている必要があります。SDMデバッグ・ツールキットには、次の4つのタブがあります。
Configuration Status
Read Configuration Statusオプションは、現在のMSELの値、コンフィグレーション・ピンの値、およびチップIDを提供します。状態、エラー位置およびエラーの詳細は、インテルの支援をともなうデバッグに役立ちます。Voltage Sensor
- External ChannelウィンドウのReadオプションでは、利用可能なチャネルの電圧が読み取られます。Internal Power SuppliesウィンドウのReadオプションは、内部電源の値を提供します。
図 90. 外部チャネルおよび内部電源の読み取り
電圧センサーの使用についての詳細は、 インテル® Stratix® 10アナログ-デジタル・コンバーター・ユーザーガイドの インテル® Stratix® 10の電圧センサーの内容を参照してください。
Temperature Sensor
- Readオプションは、 インテル® Stratix® 10デバイス、HSSIチャネル、UIB_TOP、UIB_BOTTOMの温度をセ氏で表示します。ユニバーサル・インターフェイス・バス (UIB) ブロックは、HBM2用の汎用SiPインターフェイスです。
HPS Reset Control
HPSをリセットするRelease HPS from ResetとHPS Cold Resetの2つのオプションを提供します。
図 91. HPS Resetのオプション
関連情報