インテルのみ表示可能 — GUID: mbf1503042393769
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: mbf1503042393769
Ixiasoft
3.1.10.2.4. CPLDとフラッシュ・メモリー・デバイスを個別にプログラミング
CPLDとフラッシュ・メモリー・デバイスを個別にプログラミングするには、次の手順に従います。
- Programmerを開き、Add Fileをクリックします。
- Select Programming Fileで、対象とする.pofを追加してOKをクリックします。
- .pofのProgram/Configure列にあるボックスをチェックします。
- StartをクリックしてCPLDをプログラミングします。
- プログラミング・プログレス・バーが100%に達したら、Auto Detectをクリックします。
例えば、MicronまたはMacronix製のデュアル・フラッシュ・デバイスを使用している場合、プログラマーのウィンドウにはセットアップのデュアルチェーンが表示されます。もしくは、フラッシュ・メモリー・デバイスをプログラマーに手動で追加することも可能です。CPLDの.pofを右クリックして、Attach Flash Deviceをクリックします。Select Flash Deviceダイアログボックスで、ご利用のデバイスを選択します。
- フラッシュ・メモリー・デバイスの集積度を右クリックし、Change Fileをクリックします。
注: 複数のフラッシュデバイスを含むデザインの場合、すべてのデバイスの集積度の合計に等しい集積度を選択する必要があります。例えばデザインに512 MbのCFIフラッシュ・メモリー・デバイスが2つ含まれる場合、CFI 1 Gbitを選択します。
- フラッシュ・メモリー・デバイスに生成された.pofを選択します。プログラマーは、フラッシュ・メモリー・デバイスの.pofをCPLDの.pofに追加します。
- 追加された.pofのProgram/Configure列にあるボックスをチェックし、Startをクリックしてフラッシュ・メモリー・デバイスのプログラミングを開始します。
注: デザインにPFL II IPが含まれている場合、プログラマーでは、コンフィグレーション・データ・ページ、ユーザー・データ・ページ、およびオプション・ビット・セクターを別々にプログラミング、検証、消去、ブランクチェック、または検査することができます。フラッシュ・メモリー・デバイスの.pofを選択している場合、プログラマーはプログラミングの前にフラッシュ・メモリー・デバイスを消去します。プログラマーがフラッシュ・メモリー・デバイスの他のセクターを消去しないようにするには、ページ、.hexデータ、およびオプションビットのみを選択します。