インテルのみ表示可能 — GUID: ugz1477471556938
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: ugz1477471556938
Ixiasoft
3.1.10.1.1. CFIフラッシュに向けた.pofの生成とプログラミング
インテル® Quartus® Prime開発ソフトウェアは、デザインのコンパイル時に.sofを生成します。.pofは、この.sofを使用して生成します。このプロセスには次の手順が含まれます。
- インテル® Quartus® PrimeのFile > Programming File Generatorを使用し、PFL II IPに向けた.pofの生成
- インテル® Quartus® Primeのプログラマーを使用し、 インテル® Stratix® 10デバイスの.pofをフラッシュデバイスに書き込み
図 17. JTAGインターフェイスを使用したCFIフラッシュメモリーのプログラミング
PFL II IPコアは、より短時間でのコンフィグレーションの達成に向け、バースト読み出しモードでデュアル・フラッシュ・メモリー・デバイスをサポートします。同じデータバス、クロック、および制御信号を使用することで、2つのMT29EW CFIフラッシュ・メモリー・デバイスを並列にホストに接続することができます。FPGAのコンフィグレーション中、AVST_CLKの周波数はflash_clkの周波数に比べて4倍高速になります。
図 18. PFL II IPコアとデュアルCFIフラッシュ・メモリー・デバイスフラッシュ・メモリー・デバイスは、同じメーカーおよびデバイスファミリーの同一のメモリー集積度にする必要があります。