インテルのみ表示可能 — GUID: ivh1540272332386
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: ivh1540272332386
Ixiasoft
5.4.2.2. サブ・パーティション表のレイアウト
次の表に、サブ・パーティション表の構造を示します。 インテル® Quartus® Prime開発ソフトウェアは、最大126のパーティションをサポートします。各サブ・パーティションの記述子は32バイトです。
オフセット | サイズ (バイト) | 説明 |
---|---|---|
0x000 | 4 | マジックナンバー0x57713427 |
0x004 | 4 | バージョン番号 (このドキュメントの場合は0) |
0x008 | 4 | エントリー数 |
0x00C | 20 | 予約済み |
0x020 | 32 | サブ・パーティション記述子1 |
0x040 | 32 | サブ・パーティション記述子2 |
0xFE0 | 32 | サブ・パーティション記述子126 |
各32バイトのサブ・パーティション記述子には、次の情報が含まれています。
オフセット | サイズ | 説明 |
---|---|---|
0x00 | 16 | Null文字列ターミネーターを含むサブ・パーティション名 |
0x10 | 8 | サブ・パーティションの開始オフセット |
0x18 | 4 | サブ・パーティションの長さ |
0x1C | 4 | サブ・パーティション・フラグ |